

้วงจรมอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณพาห์ในโหมคกระแสด้วยไอซีเชิงพาณิชย์



วิทยานิพนธ์นี้เป็นส่วนหนึ่งของการศึกษาตามหลักสูตรวิศวกรรมศาสตรมหาบัณฑิต สาขาวิชาวิศวกรรมไฟฟ้าและคอมพิวเตอร์ แผน ก แบบ ก 2 ระดับปริญญามหาบัณฑิต ภาควิชาวิศวกรรมไฟฟ้า บัณฑิตวิทยาลัย มหาวิทยาลัยศิลปากร ปีการศึกษา 2564 ลิขสิทธิ์ของมหาวิทยาลัยศิลปากร

# วงจรมอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณพาห์ในโหมดกระแสด้วยไอซี เชิงพาณิชย์



วิทยานิพนธ์นี้เป็นส่วนหนึ่งของการศึกษาตามหลักสูตรวิศวกรรมศาสตรมหาบัณฑิต สาขาวิชาวิศวกรรมไฟฟ้าและคอมพิวเตอร์ แผน ก แบบ ก 2 ระดับปริญญามหาบัณฑิต ภาควิชาวิศวกรรมไฟฟ้า บัณฑิตวิทยาลัย มหาวิทยาลัยศิลปากร ปีการศึกษา 2564 ลิขสิทธิ์ของมหาวิทยาลัยศิลปากร

#### A CURRENT-MODE MULTICARRIER PHASE SHIFTED PWM CIRCUIT USING COMMERCIALLY AVAILABLE IC



A Thesis Submitted in Partial Fulfillment of the Requirements for Master of Engineering (ELECTRICAL AND COMPUTER ENGINEERING) Department of ELECTRICAL ENGINEERING Graduate School, Silpakorn University Academic Year 2021 Copyright of Silpakorn University

| หัวข้อ               | วงจรมอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณพาห์  |
|----------------------|-------------------------------------------------------|
|                      | ในโหมดกระแสด้วยไอซีเชิงพาณิชย์                        |
| โดย                  | ปวิช ช้อยขุนทด                                        |
| สาขาวิชา             | วิศวกรรมไฟฟ้าและคอมพิวเตอร์ แผน ก แบบ ก 2 ระดับปริญญา |
|                      | มหาบัณฑิต                                             |
| อาจารย์ที่ปรึกษาหลัก | อาจารย์ คร. ภมร ศิลาพันธ์                             |

บัณฑิตวิทยาลัย มหาวิทยาลัยศิลปากร ได้รับพิจารณาอนุมัติให้เป็นส่วนหนึ่งของการศึกษา ตามหลักสูตรวิศวกรรมศาสตรมหาบัณฑิต

|                                              | คณบดีบัณฑิตวิทยาลัย        |
|----------------------------------------------|----------------------------|
| (รองศาสตราจารย์ คร.จุไรรัตน์ นันทานิช)       |                            |
| พิจารณาเห็นชอบโดย                            | J.                         |
| Sur Row J                                    | ประธานกรรมการ              |
| (ผู้ช่วยศาสตราจารย์ คร.ณัฐพงศ์ วงศ์พร้อมมูล) |                            |
| <u> </u>                                     | อาจารย์ที่ปรึกษาหลัก       |
| (อาจารย์ คร.ภมร ศิลาพันธ์)                   |                            |
|                                              | ผู้ทรงคุณวุฒิภายใน         |
| (ผู้ช่วยศาสตราจารย์ คร.ระพีพันธ์ แก้วอ่อน)   | 120.                       |
|                                              | <u>ผู้</u> ทรงคุณวุฒิภายใน |
| (อาจารย์ คร.กัณธิคา พันธุ์เจริญ)             |                            |
|                                              | ผู้ทรงคุณวุฒิภายนอก        |
| (รองศาสตราจารย์ คร.วินัย ใจกล้ำ )            |                            |

61407202 : วิศวกรรมไฟฟ้าและคอมพิวเตอร์ แผน ก แบบ ก 2 ระดับปริญญามหาบัณฑิต กำสำคัญ : วงจรมอดูเลตความกว้างพัลส์, โหมดกระแส, ไอซีเชิงพาณิชย์

นาย ปวิช ช้อยขุนทค: วงจรมอดูเลตความกว้างพัลส์ชนิคเลื่อนเฟสหลายสัญญาณพาห์ใน โหมดกระแสด้วยไอซีเชิงพาณิชย์ อาจารย์ที่ปรึกษาวิทยานิพนธ์หลัก : อาจารย์ คร. ภมร ศิลาพันธ์

วิทยานิพนธ์ฉบับนี้ได้สังเคราะห์และออกแบบวงจรมอดูเลตความกว้างพัลส์ชนิดเลื่อน เฟสหลายสัญญาณพาห์ในโหมดกระแสที่สามารถควบคุมได้ด้วยวิธีทางอิเล็กทรอนิกส์ มี จุดประสงค์เพื่อพัฒนาการมอดูเลตความกว้างพัลส์และเพิ่มประสิทธิภาพของสัญญาณเอาต์พุต โดย สามารถให้สัญญาณเอาต์พุตที่มีลักษณะใกล้เคียงสัญญาณรูปคลื่นไซน์มากยิ่งขึ้นในปัจจุบัน อุปกรณ์ไอซีเชิงพาณิชย์ถูกนำมาสังเคราะห์และออกแบบเป็นวงจรแอนะถ็อกประเภทต่าง ๆ แทน อุปกรณ์อิเล็กทรอนิกส์สำเร็จรูปกันอย่างแพร่หลายเนื่องจากไอซีเชิงพาณิชย์มีรากาถูก จึงสามารถ ลดต้นทุนในการสร้างวงจรที่ต้องการได้

วงจรมอดูเลตกวามกว้างพัลส์ที่สังเกราะห์ประกอบไปด้วยวงจรหลัก 2 วงจร คือ วงจร กำเนิดสัญญาณสามเหลี่ยม 4 เฟส โหมดกระแสและวงจรเปรียบเทียบสัญญาณโหมดกระแส การ วิเกราะห์วงจรที่นำเสนอแบ่งออกเป็น 2 กรณี ได้แก่ กรณีอุดมคติและกรณีไม่เป็นอุดมคติ การ ทดสอบสมรรถนะของวงจรมอดูเลตกวามกว้างพัลส์แบ่งออกเป็น 2 วิธี ได้แก่ การจำลองผ่าน โปรแกรม PSpice และการทดสอบในทางปฏิบัติ ซึ่งออกแบบให้ใช้สัญญาณพาห์รูปคลื่น สามเหลี่ยม 4 สัญญาณที่มีขนาดเท่ากับ 100µA<sub>peak</sub> ความถี่ 1kHz และมีความต่างเฟส 90 องศา มอดู เลตกับสัญญาณอ้างอิงรูปคลื่นไซน์ที่มีขนาดเท่ากับ 62.5µA<sub>peak</sub> ที่กวามถี่ 50kHz ซึ่งทำให้มีอัตรามอดู เลตด้านขนาดและอัตรามอดูเลตด้านความถี่เท่ากับ 0.625 และ 20 ตามลำดับ

ผลการทคสอบสมรรถนะของวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์ทั้ง 2 วิธีพบว่ามี ความสอคคล้องกันและเป็นไปตามทฤษฎีที่ได้วิเคราะห์ไว้ ซึ่งวงจรกำเนิคสัญญาณสามเหลี่ยม 4 เฟสโหมคกระแสสามารถสร้างสัญญาณพาห์รูปคลื่นสามเหลี่ยมได้ตรงตามเป้าหมายที่ได้ออกแบบ ไว้ โดยขนาด ความถี่ และความต่างเฟสของสัญญาณพาห์รูปคลื่นสามเหลี่ยมในผลการจำลอง คลาดเคลื่อนไปจากทฤษฎีสูงสุด 6%, 7.43% และ 1.02% ตามลำดับ ส่วนในทางปฏิบัติขนาด ความถี่ และความต่างเฟสของสัญญาณพาห์รูปคลื่นสามเหลี่ยมมีความผิดพลาดสูงสุด 5.35%, 5.53% และ 8.22% ตามลำดับ การมอดูเลตความกว้างพัลส์ใช้หลักการการเปรียบเทียบระหว่าง สัญญาณพาห์รูปคลื่นสามเหลี่ยมกับสัญญาณอ้างอิงรูปคลื่นไซน์โดยผ่านวงจรเปรียบเทียบสัญญาณ โหมดกระแส ซึ่งสามารถสร้างสัญญาณ PWM ได้ทั้งหมด 4 สัญญาณ ขนาดของสัญญาณ PWM ใน การจำลองมีค่าเบี่ยงเบนจากทฤษฎีสูงสุด 0.84% ส่วนในทางปฏิบัติมีค่าผิดพลาดสูงสุด 14.5% ค่าดิวตี้ไซเกิลของสัญญาณ PWM ในผลการจำลองและผลทางปฏิบัติสอดคล้องกับทฤษฎีที่ได้ คำนวณไว้เป็นอย่างดี เมื่อรวมสัญญาณ PWM ทั้ง 4 สัญญาณสามารถสร้างสัญญาณ PS-PWM ซึ่ง เป็นสัญญาณเอาต์พุตของวงจรมอดูเลตกวามกว้างพัลส์ที่สังเคราะห์และให้ผลลัพธ์ตรงตามทฤษฎีที่ ได้กาดการณ์ไว้ ขนาดของสัญญาณเอาต์พุตสามารถกวบกุมได้อย่างเป็นเชิงเส้นด้วยวิธีทาง อิเล็กทรอนิกส์ ซึ่งในผลการจำลองสามารถปรับขนาดได้สูงสุดถึง 8*mA*<sub>peak</sub> และมีความผิดพลาดไป จากทฤษฎีสูงสุดเพียง 0.84% ส่วนในทางปฏิบัติสามารถปรับขนาดได้สูงสุดถึง 7.6*mA*<sub>peak</sub> และมีค่า เบี่ยงเบนไปจากทฤษฎีสูงสุด 4.06% ยิ่งไปถว่านั้น อุณหภูมิภายนอกไม่ส่งผลต่อการเปลี่ยนแปลง ขนาดของสัญญาณเอาต์พุต ซึ่งยืนยันด้วยผลการจำลอง



#### 61407202 : Major (ELECTRICAL AND COMPUTER ENGINEERING)

Keyword : Pulse width modulation circuit, Current-mode, Commercially available IC

MR. PAWICH CHOYKHUNTOD : A CURRENT-MODE MULTICARRIER PHASE SHIFTED PWM CIRCUIT USING COMMERCIALLY AVAILABLE IC THESIS ADVISOR : PHAMORN SILAPAN, Ph.D.

This thesis has synthesized and designed a multi phase-shifted pulse width modulation circuit in the current mode that can be electronically controlled. Its purpose is to develop pulse width modulation and optimize the output signal. It can provide an output signal that is closer to a sinusoidal waveform. Nowadays, commercial IC devices are widely synthesized and designed into various types of analog circuits instead of electronic building block devices because commercial ICs are cheap, thus reducing the cost of synthesizing and designing the required circuits.

The pulse width modulation circuit consists of two main circuits: a four-phase currentmode triangular signal generator and a current-mode comparator. The circuit analysis presented is divided into two cases, the ideal case and the non-ideal case. There are two methods of testing the performance of the pulse width modulation circuit: simulation in PSpice and practical testing. It is designed to use four triangular wave carrier signals with the amplitude of  $100\mu A_{peak}$  at 1kHz and 90 degrees phase-difference, modulated to a reference signal of a sinusoidal waveform of  $62.5\mu A_{peak}$  at 50kHz, where the amplitude and frequency modulation are 0.625 and 20, respectively.

The results of the synthesized pulse width modulation circuit's performance testing by both methods, it is found that they were consistent and in accordance with the theory analyzed. The current-mode four-phase triangular wave generator circuit can generate a triangular carrier signal according to the intended objectives, with the amplitude, the frequency, and the phase difference of the triangular carrier signal in the simulation results deviating from the theoretical maximum of 6%, 7.43% and 1.02%, respectively. In practice, the amplitude, the frequency and the phase difference of the triangular carrier signal have the maximum errors of 5.35%, 5.53%, and 8.22%, respectively. Pulse width modulation uses the principle of comparison between a triangular carrier signal and a sinusoidal reference signal by a current-mode comparator, which

can generate four PWM signals. The amplitude of the PWM signal in simulation has a maximum theoretical deviation of 0.84%. The error has a maximum error of 14.5%. The duty cycle of the PWM signal in the simulation results and the practical results are consistent with the calculated theory. Combining the four PWM signals, the PS-PWM signal can be generated, which is the output signal of the proposed pulse width modulation circuit, in accordance with the theory predicted. The amplitude of the output signal can be electrically controlled and linearly. In simulation results, it can be adjusted up to  $8mA_{peak}$  and the theoretical maximum error is 0.84%. In practice results, it can be adjusted up to  $7.6mA_{peak}$  and the theoretical maximum deviation is 4.06%. Moreover, the outside temperature does not affect the change in the output amplitude, which is confirmed by the simulation results.



#### กิตติกรรมประกาศ

วิทยานิพนธ์ฉบับนี้สำเร็จลงได้ด้วยดี เนื่องจากได้รับความอนุเคราะห์และความกรุณาอย่าง สูงจาก อาจารย์ ดร.ภมร ศิลาพันธ์ อาจารย์ที่ปรึกษาวิทยานิพนธ์ ที่กรุณาให้คำปรึกษา แนะนำ ช่วยเหลือ ตลอดจนปรับปรุงแก้ไขข้อบกพร่องต่าง ๆ ของวิทยานิพนธ์ให้มีความถูกต้องสมบูรณ์ ด้วย ความเอาใจใส่อย่างดียิ่ง ผู้วิจัยตระหนักถึงความตั้งใจจริงและความทุ่มเทของอาจารย์และขอกราบ ขอบพระคุณเป็นอย่างสูงไว้ ณ ที่นี้

งองอบพระคุณ ผู้ช่วยศาสตราจารย์ คร.ระพีพันธ์ แก้วอ่อน หัวหน้าภาควิชาวิศวกรรมไฟฟ้า คณะวิศวกรรมศาสตร์และเทคโนโลยีอุตสาหกรรม ซึ่งเป็นผู้ทรงคุณวุฒิที่ให้ความอนุเคราะห์ในเรื่อง สถานที่และอุปกรณ์ต่าง ๆ ที่เอื้อต่อการทำงานวิจัย จนทำให้วิทยานิพนธ์ฉนับนี้สำเร็จลุล่วงไปด้วยดี

อนึ่ง ผู้วิจัยหวังว่า งานวิจัยฉบับนี้จะมีประโยชน์อยู่ไม่น้อย จึงขอมอบส่วนดีทั้งหมดนี้ให้แก่ เหล่าคณาจารย์ที่ได้ประสิทธิประสาทวิชาจนทำให้การวิจัยในครั้งนี้ประสบผลสำเร็จและเป็น ประโยชน์ต่อผู้ที่เกี่ยวข้อง สุดท้ายนี้ขอกราบขอบพระคุณ บิดา มารดา และครอบครัว รวมถึงเพื่อน ๆ พี่ ๆ น้อง ๆ ที่คอยเป็นกำลังใจ ทั้งให้การสนับสนุนและช่วยเหลือในทุก ๆ ด้านมาโดยตลอด หากมี ข้อผิดพลาดหรือข้อบกพร่องประการใด ผู้วิจัยขออภัยมา ณ ที่นี้ด้วย และยินดีที่จะรับพึงกำแนะนำจาก ทุกท่านที่ได้เข้ามาศึกษา เพื่อเป็นประโยชน์ในการพัฒนางานวิจัยต่อไป



นาย ปวิช ช้อยขุนทด

# สารบัญ

| หน้า                                                          |  |
|---------------------------------------------------------------|--|
| บทคัดย่อภาษาไทยง                                              |  |
| บทคัดย่อภาษาอังกฤษฉ                                           |  |
| กิตติกรรมประกาศซ                                              |  |
| สารบัญณ                                                       |  |
| บทที่ 1 บทนำ1                                                 |  |
| 1.1 ที่มาและความสำคัญ1                                        |  |
| 1.2 วัตถุประสงค์ของวิทยานิพนธ์                                |  |
| 1.3 กรอบแนวความคิดสำหรับวิทยานิพนธ์                           |  |
| 1.4 ขอบเขตของวิทยานิพนธ์                                      |  |
| 1.5 ประโยชน์ที่กาดว่าจะได้รับ                                 |  |
| บทที่ 2 ทฤษฎีและงานวิจัยที่เกี่ยวข้อง5                        |  |
| 2.1 การมอดูเลตความกว้างพัลส์เบื้องต้น                         |  |
| 2.2 การมอดูเลตความกว้างพัลส์หลายระคับ10                       |  |
| 2.2.1 การมอดูเลตความกว้างพัลส์ชนิดเลื่อนระดับหลายสัญญาณพาห์   |  |
| 2.2.2 การมอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณพาห์     |  |
| 2.3 วงจรชมิตต์ทริกเกอร์16                                     |  |
| 2.3.1 วงจรชมิตต์ทริกเกอร์แบบทวนเข็มนาฬิกา16                   |  |
| 2.3.2 วงจรชมิตต์ทริกเกอร์แบบตามเข็มนาฬิกา17                   |  |
| 2.4 หลักการกำเนิคสัญญาณสี่เหลี่ยมและสัญญาณสามเหลี่ยมเบื้องค้น |  |
| 2.4.1 วงจรกำเนิคสัญญาณสี่เหลี่ยม20                            |  |
| 2.4.2 วงจรกำเนิคสัญญาณสามเหลี่ยม                              |  |

| 2.5 งานวิจัยที่เกี่ยวข้อง                                                                      |
|------------------------------------------------------------------------------------------------|
| 2.5.1 วงจรกำเนิคสัญญาณสี่เหลี่ยมและสามเหลี่ยมค้วยวงจรงยายป้อนกลับแบบกระแส27                    |
| 2.5.2 วงจรกำเนิคสัญญาณสี่เหลี่ยมและสามเหลี่ยมค้วยวงจรสายพานกระแสยุกที่ 228                     |
| 2.5.3 วงจรกำเนิคสัญญาณสามเหลี่ยมและสี่เหลี่ยมค้วยวงจรงยายความนำถ่ายโอน29                       |
| 2.5.4 วงจรกำเนิคสัญญาณสามเหลี่ยมและสี่เหลี่ยมค้วยวงจรงยายความนำถ่ายโอนตาม                      |
| กระแสแบบหลายเอาต์พุต30                                                                         |
| 2.5.5 วงจรกำเนิคสัญญาณสามเหลี่ยมแบบควอเครเจอร์                                                 |
| 2.5.6 วงจรกำเนิคสัญญาณสามเหลี่ยมหลายเฟสด้วยทรานซิสเตอร์ชนิค CMOS33                             |
| บทที่ 3 การคำเนินงานวิจัย                                                                      |
| 3.1 การสังเคราะห์และออกแบบวงจรกำเนิคสัญญาณสามเหลี่ยม 4 เฟสโหมคกระแส                            |
| 3.1.1 ไอซีเบอร์ LM13700                                                                        |
| 3.1.2 ไอซีเบอร์ AD844                                                                          |
| 3.1.3 การวิเคราะห์วงจรกำเนิคสัญญาณสามเหลี่ยม 4 เฟส                                             |
| 3.2 การสังเคราะห์และออกแบบวงจรเปรียบเทียบสัญญาณโหมคกระแส                                       |
| 3.3 การวิเคราะห์ค่าดิวตี้ไซเคิลของการมอดูเลตความกว้างพัลส์                                     |
| 3.4 การวิเคราะห์กรณีไม่เป็นอุคมกติ                                                             |
| 3.4.1 การวิเคราะห์กรณีไม่เป็นอุคมคติของวงจรกำเนิคสัญญาณสามเหลี่ยม 4 เฟส56                      |
| 3.4.2 การวิเคราะห์กรณี ไม่เป็นอุดมคติของวงจรเปรียบเทียบสัญญาณ61                                |
| 3.4.3 การวิเคราะห์ก่าดิวตี้ไซเกิลของการมอดูเลตความกว้างพัลส์ในกรณีไม่เป็นอุดมคติ62             |
| บทที่ 4 การทคลองและวิเคราะห์ผลการทคลอง                                                         |
| 4.1 การทดสอบสมรรถนะของวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์ด้วยการจำลองผ่าน<br>โปรแกรม PSpice |
| 4.2 การทดสอบสมรรถนะของวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์ในทางปฏิบัติ71                     |
| บทที่ 5 สรุปผลการวิจัยและข้อเสนอแนะ                                                            |

| 5.1 สรุปผลการวิจัย                                | 19  |
|---------------------------------------------------|-----|
| 5.2 ข้อเสนอแนะ                                    | 30  |
| รายการอ้างอิง                                     | 32  |
| ภาคผนวก                                           | 37  |
| ภาคผนวก ก ผลงานวิจัยที่ได้รับการตีพิมพ์และเผยแพร่ | 38  |
| ภาคผนวก ข คุณสมบัติไอซีเบอร์ LM13700              | )8  |
| ภาคผนวก ค คุณสมบัติไอซีเบอร์ AD84413              | \$5 |
| ประวัติผู้เขียน                                   | 56  |

#### บทนำ

#### 1.1 ที่มาและความสำคัญ

การมอดูเลตความกว้างพัลส์ (Pulse width modulation : PWM) ใด้ถูกนำมาใช้ในงาน วิศวกรรมไฟฟ้าอย่างกว้างบว้าง เช่น งานทางด้านอิเล็กทรอนิกส์กำลัง [1] งานทางด้านการวัดและ เครื่องมือวัค [2] งานทางด้านการสื่อสาร [3] อีกทั้งใช้ในเครื่องขยายเสียงคลาสดี (Class-D amplifier) [4] โดยเฉพาะงานในด้านอิเล็กทรอนิกส์กำลังมีความจำเป็นที่ด้องใช้การมอดูเลตความ กว้างพัลส์สำหรับสร้างสัญญาณควบคุมการทำงานแบบการสวิตชิ่ง (Switching control signal) ของ วงจรแปลงผันแรงดันไฟฟ้ากระแสตรงเป็นกระแสสลับ (Inverter) และวงจรแปลงผันแรงดันไฟฟ้า กระแสสลับเป็นกระแสตรง (Converter) เพื่อลดกำลังไฟฟ้าสูญเสียจากอุปกรณ์สวิตซ์ โดยปกตินิยม ใช้การมอดูเลตความกว้างพัลส์แบบรูปกลิ่นไซน์ (Sinusoidal pulse width modulation : SPWM) [5] ซึ่งเกิดจากการเปรียบเทียบระหว่างสัญญาณรูปกลิ่นไซน์ (Sinusoidal signal) กับสัญญาณพาห์ รูปกลิ่นสามเหลี่ยม (Triangular carrier signal) มีข้อดีคือ ง่ายต่อการสร้างสัญญาณควบคุมและวิธีใน การสร้างไม่ชับซ้อน อย่างไรก็ตามยังคงเกิดปัญหาเรื่องสัญญาณรบกวน (Noise) และค่าความเพี้ยน ทางฮาร์ โมนิกส์ โดยรวม (Total harmonics distortion : THD) ของสัญญาณ ทางด้านเอาต์พุต ก่อนข้างมาก ต่อมาได้มีการกิดก้นการแก้ใบปัญหาดังกล่าวด้วยวิธีการมอดูเลตกวามกว้างพัลส์หลาย ระดับ (Multilevel PWM) [6]

การประยุกต์วิธีมอดูเลตให้มีประสิทธิภาพมากยิ่งขึ้นด้วยเทคนิคการมอดูเลตความกว้าง พัลส์หลายสัญญาณพาห์ (Multicarrier PWM) เป็นหนึ่งในเทคนิคของวิธี Multilevel PWM โดย เทคนิค Multicarrier PWM สามารถเลือกวิธีการทำงานได้อีก 2 รูปแบบ ได้แก่ 1) การมอดูเลตความ กว้างพัลส์แบบเลื่อนระดับสัญญาณ (Level shifted PWM : LS-PWM) ซึ่งสามารถแบ่งออกได้เป็น 3 ประเภท ดังนี้ การมอดูเลตความกว้างพัลส์แบบเรียงเฟสเดียวกัน (Phase disposition PMW : PD-PWM) การมอดูเลตความกว้างพัลส์แบบเรียงเฟสตรงข้ามกัน (Phase opposition disposition PWM : POD-PWM) และการมอดูเลตความกว้างพัลส์แบบเรียงเฟสสลับกัน (Alternate phase opposition disposition PWM: APOD-PWM) 2) การมอดูเลตความกว้างพัลส์แบบเลื่อนเฟสสัญญาณ (Phase shifted PWM : PS-PWM) ด้วยวิธีการดังกล่าวทำให้สัญญาณเอาต์พุตใกล้เคียงรูปคลื่นไซน์มาก ยิ่งขึ้นเนื่องจากค่า THD ต่ำ ซึ่งวิธีหนึ่งที่น่าสนใจก็คือแบบเลื่อนเฟสสัญญาณคือการใช้สัญญาณ สามเหลี่ยมหลาย ๆ เฟสมาเป็นสัญญาณพาห์ โดยมีความถี่และแอมพลิจูดเท่ากันแต่มีเฟสที่ต่างกัน ทำให้มีการใช้งานที่ไม่ซับซ้อนรวมถึงให้ตัวประกอบความเพี้ยน (Distortion factor) ที่ต่ำในทุก ๆ ดัชนีการมอดูเลต (Modulation index) รวมถึงไม่มีการยกระดับของสัญญาณพาห์ด้วยไฟฟ้า กระแสตรงทำให้ลดความซับซ้อนของวงจรและสัญญาณรบกวนจากไฟฟ้ากระแสตรงได้ซึ่งเป็นข้อ ได้เปรียบกว่าแบบเลื่อนระดับสัญญาณ [7, 8]

ปัจจุบันวงจรกำเนิคสัญญาณต่าง ๆ สามารถสร้างได้จากอุปกรณ์ประเภทแอนะล็อก (Analog) นั้นก็คือการออกแบบวงจรด้วยอุปกรณ์อิเล็กทรอนิกส์สำเร็จรูป (Building block) อาทิ วงจรสายพานกระแส (Current conveyor) [9-11] วงจรขยายความน้ำถ่ายโอน (Operational transconductance amplifiers : OTA) [12, 13] เป็นต้น ซึ่งมีการออกแบบวงจรในระดับ ทรานซิสเตอร์ (Transistor level) ข้อดีสำหรับการออกแบบในระดับทรานซิสเตอร์นั้นคือใช้ พลังงานต่ำ ต่อมาได้มีการพัฒนาอุปกรณ์อิเล็กทรอนิกส์สำเร็จรูปเหล่านี้มาอยู่ในรูปแบบของวงจร รวม (Integrated circuits : ICs) หรือชิพ (Chip) เพื่อให้มีคุณสมบัติและมีประสิทธิภาพที่ดีมากยิ่งขึ้น แก้ไขปัญหาในเรื่องสัญญาณรบกวน รวมถึงค่าสัญญาณที่มีความละเอียด ความแม่นยำ ให้ ้ผลตอบสนองที่สูงมากขึ้น มีขนาดเล็ก และมีอัตราการบริโภคพลังงานต่ำ อย่างไรก็ตามการ ประดิษฐ์วงจรรวม (Fabricating ICs) หรือการสร้างชิพเหล่านี้จำเป็นต้องใช้ต้นทุนในการผลิตสง เมื่อต้องนำไปใช้ในทางปฏิบัติ ซึ่งการผลิตชิพหนึ่งตัวมีมูลก่าสูงถึงหลักแสนบาท ดังนั้นมีวิธีหนึ่งที่ มีความน่าสนใจคือ เลือกใช้เป็นอุปกรณ์ไอซีเชิงพาณิชย์ (Commercially available ICs) มาออกแบบ วงจรแทนการใช้อุปกรณ์อิเล็กทรอนิกส์สำเร็จรูป เช่น ไอซีเบอร์ LM13700 ไอซีเบอร์ AD844 เป็น ต้น ซึ่งมีราคาอยู่ในช่วง 45 ถึง 300 บาทต่อชิ้น และมีขายตามท้องตลาดอุปกรณ์อิเล็กทรอนิกส์ ทั่วไป ดังนั้นวงจรที่ออกแบบด้วยอุปกรณ์ไอซีเชิงพาณิชย์จึงมีต้นทุนที่ต่ำกว่าถึง 100 เท่า และ สามารถให้คุณภาพของสัญญาณเอาต์พุตใกล้เคียงกันกับอุปกรณ์อิเล็กทรอนิกส์สำเร็จรูป จึงนิยม นำมาประยุกต์ใช้กับวงจรอิเล็กทรอนิกส์ต่าง ๆ เช่น วงจรกำเนิดสัญญาณไซน์ [14] วงจรกรอง ความถี่ [15, 16] วงจรเลียนแบบตัวเหนี่ยวนำ [17] ฯลฯ ในการออกแบบวงจรประเภทแอนะล็อก สามารถแบ่งออกเป็น 2 เทคนิค คือ 1) เทคนิค โหมดแรงดัน (Voltage-mode) 2) เทคนิค โหมด กระแส (Current-mode) เนื่องจากเทคนิคโหมดกระแสมีจุดเด่นในเรื่องการสิ้นเปลืองพลังงานต่ำ มี ความเป็นเชิงเส้นสูง ให้แบนด์วิดท์ (Bandwidth) กว้าง และมีช่วงพิสัยพลวัติกว้าง (Larger dynamic range) จึงเป็นข้อได้เปรียบมากกว่าโหมดแรงคัน

จากที่กล่าวมาขั้นต้น วิทยานิพนธ์ฉบับนี้จึงได้ศึกษาก้นกว้า สังเคราะห์ วิเคราะห์ และหา สมรรถนะวงจรมอดูเลตกวามกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณพาห์ในโหมดกระแสโดยใช้ ไอซีเชิงพาณิชย์สามารถกวบกุมอัตราการมอดูเลตและสัญญาณทางด้านเอาต์พุตได้ด้วยวิธีการทาง

้อิเล็กทรอนิกส์ เพื่อเพิ่มประสิทธิภาพในการมอดูเลตความกว้างพัลส์และลดต้นทุนในการสร้าง ้วงจรสำหรับนำไปใช้ในทางปฏิบัติ เนื่องจากใช้อุปกรณ์ไอซีเชิงพาณิชย์ที่หาซื้อได้ง่ายตาม ท้องตลาคมาทคแทนอุปกรณ์อิเล็กทรอนิกส์สำเร็จรูปที่ต้องสร้างเป็นชิพ ซึ่งวงจรมอดูเลตความ ้กว้างพัลส์ที่สังเคราะห์นั้นสามารถนำไปประยุกต์ใช้ในงานทางค้านวิศวกรรมไฟฟ้าแขนงต่าง ๆ ได้

#### 1.2 วัตถุประสงค์ของวิทยานิพนธ์

1) สังเคราะห์วงจรมอดูเลตความกว้างพัลส์ชนิคเลื่อนเฟสหลายสัญญาณพาห์ในโหมด กระแส ออกแบบโคยใช้ไอซีเชิงพาณิชย์

2) วิเคราะห์หาสมรรถนะของวงจรมอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลาย สัญญาณพาห์

 ทดสอบสมรรถนะของวงจรมอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณพาห์ ด้วยการจำลองการทำงานผ่านโปรแกรม PSpice และทคลองต่อวงจรในทางปฏิบัติ

 $I_{\rm ref}$ วงจรเปรียบเทียบ  $I_{\rm tri1}$  $I_{PWM1}$ สัญญาณ-1 W  $I_{\rm ref}$  $I_{\rm tri2}$ วงจรเปรียบเทียบ  $I_{PWM2}$ วงจรกำเนิด NTTUNNUL, สัญญาณ-2 WW பா สัญญาณ  $I_{\rm ref}$  $\sim$ สามเหลี่ยม  $I_{PS-PWM}$ วงจรเปรียบเทียบ I<sub>tri3</sub> 4 เฟส สัญญาณ-3 Ŵ  $I_{PWM3}$  $I_{\rm ref}$ วงจรเปรียบเทียบ I tri4  $I_{PWM4}$ สัญญาณ-4

#### 1.3 กรอบแนวความคิดสำหรับวิทยานิพนธ์

ฐปที่ 1.1 แผนผังของวงจรมอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณพาห์ โหมดกระแส

สำหรับแนวคิดในการสังเคราะห์และออกแบบวงจรมอดูเลตความกว้างพัลส์ชนิดเลื่อน เฟสหลายสัญญาณในโหมดกระแสในวิทยานิพนธ์ฉบับนี้แสดงดังรูปที่ 1.1 ซึ่งประกอบไปด้วย วงจรหลัก ๆ 2 วงจร คือ 1) วงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟส โหมดกระแสสำหรับสร้าง สัญญาณพาห์รูปคลื่นสามเหลี่ยมทั้งหมด 4 สัญญาณ คือ  $I_{\rm tri1}$ ,  $I_{\rm tri2}$ ,  $I_{\rm tri3}$  และ  $I_{\rm tri4}$  ซึ่งใช้ในการมอดู เลต 2) วงจรเปรียบเทียบสัญญาณโหมดกระแสสำหรับเปรียบเทียบระหว่างสัญญาณพาห์รูปคลื่น สามเหลี่ยมและสัญญาณอ้างอิงรูปคลื่นไซน์ ( $I_{\rm ref}$ ) เพื่อสร้างสัญญาณ PWM ออกมา 4 สัญญาณ คือ  $I_{PWM1}$ ,  $I_{PWM2}$ ,  $I_{PWM3}$  และ  $I_{PWM4}$  เมื่อนำสัญญาณ PWM ทั้ง 4 สัญญาณมารวมกัน ผลรวมของ สัญญาณ PWM สามารถสร้างเป็นสัญญาณ PS-PWM ซึ่งเป็นสัญญาณเอาต์พุตของวงจรมอดูเลตความ กว้างพัลส์ที่สังเคราะห์

#### 1.4 ขอบเขตของวิทยานิพนธ์

1) สังเคราะห์และออกแบบวงจรมอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณ พาห์ในโหมดกระแสด้วยไอซีเชิงพาฉิชย์เบอร์ LM13700 และ AD844

 2) ใช้สัญญาณพาห์รูปคลื่นสามเหลี่ยม 4 สัญญาณที่มีขนาดเท่ากับ 100μA<sub>peak</sub> ความถึ่ เท่ากับ 1kHz และมีความต่างเฟส 90 องศา มอดูเลตกับสัญญาณอ้างอิงรูปคลื่นไซน์มีขนาดเท่ากับ
 62.5μA<sub>peak</sub> ความถื่เท่ากับ 50Hz

รงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์สามารถปรับขนาดของสัญญาณเอาต์พุตได้
 ด้วยวิธีทางอิเล็กทรอนิกส์

4) การทคสอบสมรรถนะของวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์ด้วยการจำลอง และในทางปฏิบัติโดยใช้แหล่งจ่ายไฟเลี้ยง ±91

#### 1.5 ประโยชน์ที่คาดว่าจะได้รับ

 ได้พัฒนาประสิทธิภาพของวงจรมอดูเลตความกว้างพัลส์และสามารถควบคุมการ มอดูเลตได้อย่างไม่ซับซ้อนด้วยวิธีการทางอิเล็กทรอนิกส์

สามารถนำวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์นี้ไปประยุกต์ใช้งานทางด้าน
 อิเล็กทรอนิกส์กำลังหรืองานด้านอื่น ๆ ที่เกี่ยวข้องได้

3) เป็นแนวทางในการวิจัยหรือพัฒนาเพื่อเพิ่มประสิทธิภาพให้กับวงจรมอดูเลตความ กว้างพัลส์ในอนาคต

# บทที่ 2 ทฤษฎีและงานวิจัยที่เกี่ยวข้อง

วิทยานิพนธ์ฉบับนี้นำเสนอวงจรมอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณ พาห์ในโหมดกระแสโดยใช้ไอซีเชิงพาณิชย์ ซึ่งจำเป็นต้องศึกษาหลักการมอดูเลตความกว้างพัลส์ และหลักการของการกำเนิดสัญญาณที่ใช้สำหรับการมอดูเลต รวมถึงอุปกรณ์ที่ใช้ออกแบบ เพราะฉะนั้นในวิทยานิพนธ์นี้ โดยแบ่งหัวข้อทฤษฎีที่เกี่ยวข้องดังต่อไปนี้

- การมอดูเลตความกว้างพัลส์เบื้องต้น
- การมอดูเลตความกว้างพัลส์ด้วยเทคนิคหลายสัญญาณพาห์
- วงจรชมิตต์ทริกเกอร์
- วงจรกำเนิคสัญญาณสี่เหลี่ยมเบื้องค้น
- วงจรกำเนิคสัญญาณสามเหลี่ยมเบื้องต้น
- งานวิจัยที่เกี่ยวข้อง

#### 2.1 การมอดูเลตความกว้างพัลส์เบื้องต้น

จาก [18] ใค้กล่าวไว้ว่าหลักการของการกำเนิดสัญญาณ PWM มีอยู่ค้วยกัน 2 รูปแบบ คือ สัญญาณ PWM โดยใช้วิธี Natural sampling (NPWM) และสัญญาณ PWM โดยใช้วิธี Uniform sampling (UPWM) ซึ่งมีโครงสร้างดังรูปที่ 2.1 [19] ส่วนรูปแบบของสัญญาณทั้งสองนั้นแสดงดัง รูปที่ 2.2 (ก) และรูปที่ 2.2 (ข) ตามลำดับ

สัญญาณ PWM ในรูปที่ 2.2 คาบเวลาของ NPWM นั้นมีค่าไม่คงที่โดยขึ้นอยู่กับสัญญาณ ข่าวสารที่เข้ามา แต่แบบ UPWM นั้นคาบเวลาจะคงที่ ถ้าความถิ่ของสัญญาณพาห์คือ สัญญาณ สามเหลี่ยมที่นำมาใช้เปรียบเทียบนั้นสูงกว่าความถิ่ของสัญญาณข่าวสารมากๆ ทำให้สัญญาณ PWM นั้นมีคาบเวลาคงที่ได้ [20] สัญญาณสามเหลี่ยมที่นำมาใช้เป็นสัญญาณพาห์นั้นมีอยู่ด้วยกัน 2 รูปแบบ คือ สัญญาณสามเหลี่ยมแบบปกติและสัญญาณสามเหลี่ยมแบบพื้นเลื่อย ซึ่งสัญญาณ PWM ที่มาจากสัญญาณสามเหลี่ยมแบบปกติเรียกว่าสัญญาณ PWM แบบ Double side ส่วนสัญญาณ PWM ที่มาจากสัญญาณสามเหลี่ยมแบบฟื้นเลื่อยเรียกว่าสัญญาณ PWM แบบ Single side [21, 22]



รูปที่ 2.2 (ก) สัญญาณ PWM โดยวิธี Natural sampling (ข) สัญญาณ PWM โดยวิธี Uniform sampling

ในระบบสื่อสารนั้นนิยมใช้สัญญาณ PWM แบบ Double side NPWM เนื่องจากมี โครงสร้างที่ไม่ซับซ้อน เพื่อให้มีการปรับค่าระดับอ้างอิงของสัญญาณที่มีผลต่อการควบคุมความ กว้างของพัลส์ได้ โครงสร้างของสัญญาณ PWM จึงมีแผนผังดังรูปที่ 2.3 [23-26] ซึ่งเป็นโครงสร้าง ที่ใช้ในระบบสื่อสาร โดยทั่วไป



จากสมการ (2.1) สัญญาณ PWM ประกอบด้วย 2 ส่วนใหญ่ ๆ คือ สัญญาณข่าวสารที่ถูกสเกลด้วย Ak/T ที่ความถี่ต่ำ และส่วนประกอบของความถี่สูงซึ่งประกอบไปด้วยสัญญาณพาห์และสัญญาณมอ ดูเลตเชิงเฟส และมีขนาดลดลงกันไปตามค่า n หากต้องการสัญญาณข่าวสารกลับมาสามารถทำได้ โดยใช้วงจรกรองชนิดความถี่ต่ำ

สำหรับงานทางด้านอิเล็กทรอนิกส์กำลัง ใช้สัญญาณ PWM ในการควบคุมมุมนำกระแส ของอุปกรณ์สวิตซ์ในระบบวงจรอินเวอร์เตอร์ [27] หรือที่เรียกว่า การสวิตชิ่งแบบ PWM เกิดจาก การนำสัญญาณอ้างอิงรูปคลื่นไซน์ (Sinusoidal reference signal) เปรียบเทียบกับสัญญาณพาห์ รูปคลื่นสามเหลี่ยม (Triangular carrier signal) หรือที่เรียกว่าการมอดูเลตความกว้างพัลส์แบบ สัญญาณไซน์ (Sinusoidal pulse width modulation : SPWM) แสดงดังรูปที่ 2.4 (ก) โดยความถี่ของ การสวิตชิ่ง ( *f*, ) เท่ากับความถี่ของสัญญาณพาห์รูปคลื่นสามเหลี่ยม



เพื่อความเข้าใจการทำงานของอินเวอร์เตอร์เบื้องต้น ในรูปที่ 2.5 จึงแสดงเพียงหนึ่งกิ่ง ของวงจรอินเวอร์เตอร์คือ กิ่ง A หรือ เฟส A ที่สมมติให้แรงคันไฟฟ้าค้านเข้ามีค่าคงที่และ กำหนดให้การสวิตซ์ที่นำกระแสทำงานเป็นแบบ PWM ดังรูปที่ 2.4 (ข) เมื่อพิจารณารูปแบบของ SPWM นั้นพบว่า สัญญาณทางค้านเอาต์พุตแปรผันตามอัตราการมอดูเลตค้านขนาด (*m*<sub>a</sub>) และอัตรา มอดูเลตค้านความถี่ (*m*<sub>t</sub>) ดังนี้

$$m_a = \frac{V_{ref}}{V_{tri}} \tag{2.2}$$

$$m_f = \frac{f_s}{f_i} \tag{2.3}$$

- เมื่อ V<sub>ref</sub> คือ แรงคันของสัญญาณอ้างอิงรูปคลื่นไซน์
  - $v_{_{
    m tri}}$  คือ แรงดันของสัญญาณพาห์รูปคลื่นสามเหลี่ยม
  - <sub>fi</sub> คือ ความถี่หลักมูลของสัญญาณเอาต์พุต
  - f<sub>s</sub> คือ ความถี่ของการสวิตชิ่ง



รูปที่ 2.5 สวิตซ์ โหมดอินเวอร์เตอร์เฟสเดียวที่หนึ่งกิ่ง

ถ้าก่าอัตรามอดูเลตทางด้านขนาดอยู่ในช่วง 0 ≤  $m_a \le 1$  เป็นช่วงการมอดูเลตเชิงเส้น หมายถึง องก์ประกอบความถี่หลักมูลของสัญญาณเอาต์พุตแปรผันเชิงเส้นกับก่า  $m_a$  แต่ถ้า  $m_a > 1$  เป็นช่วง การควบคุมแบบโอเวอร์มอดูเลต ซึ่งผลของสัญญาณทางค้านเอาต์พุตนั้นมืองก์ประกอบฮาร์มอนิ กสูงกว่าในช่วงการมอดูเลตเชิงเส้น สำหรับ SPWM นั้นนิยมเลือกอัตราการมอดูเลตทางค้านความถิ่ ก่อนข้างสูง เพื่อให้ขนาดฮาร์มอนิกย่อย (Sub-harmonics) ของสัญญาณทางค้านเอาต์พุตมีก่าน้อย ส่งผลให้สัญญาณมีกวามใกล้เกียงกับรูปกลื่นไซน์มากที่สุด โดยทั่วไปออกแบบให้ก่า  $m_f > 21$ อย่างไรก็ตามการเลือกอัตราการมอดูเลตที่สูงขึ้นไปด้วย ดังนั้นจึงมีวิธีการที่ช่วยจัดการปัญหานี้ด้วยการใช้ วิธีมอดูเลตความกว้างพัลส์หลายระดับ เพื่อเป็นการแบ่งระดับการทำงานของอุปกรณ์ออกเป็นช่วงๆ ลดการสูญเสียกำลังงานไฟฟ้าและช่วยให้สัญญาณทางด้านเอาต์พุตนั้นมีก่าใกล้เคียงกับรูปกลื่นไซน์ มากยิ่งขึ้น รวมถึงยังมีส่วนช่วยทำให้ความเพี้ยนทางฮาร์โมนิกส์โดยรวมของสัญญาณทางด้าน เอาต์พุต (Total harmonic distortion : THD) มีก่าต่ำลง

#### 2.2 การมอดูเลตความกว้างพัลส์หลายระดับ

การมอดูเลตความกว้างพัลส์หลายระดับ (Multilevel modulation) ใช้สำหรับควบคุมการ ทำงานอุปกรณ์สวิตซ์ของวงจรอินเวอร์เตอร์หลายระดับเพื่อให้ได้แรงดันเอาต์พุตออกมาเป็นขั้น ๆ ซึ่งสามารถแบ่งออกเป็น 2 ประเภท คือ การสวิตชิ่งความถี่ต่ำ (Low frequency switching) และการ สวิตชิ่งความถี่สูง (High frequency switching) โดยการสวิตชิ่งความถี่ต่ำเหมาะสำหรับวงจรที่ ด้องการลดอัตราการสูญเสียกำลังงานไฟฟ้าของอุปกรณ์สวิตซ์แต่ละตัว ส่วนการสวิตชิ่งความถี่ นิยมกับวงจรที่ด้องการคุณภาพของสัญญาณเอาต์พุต ซึ่งแผนผังการมอดูเลตความกว้างพัลส์ หลายระดับแสดงได้ดังรูปที่ 2.6 การมอดูเลตความกว้างพัลส์แบบหลายสัญญาญพาห์ (Multicarrier PWM) เป็นหนึ่งในวิธีการสวิตชิ่งความถี่สูงที่มีการสร้างที่ง่ายและ ไม่ซับซ้อน โดยสามารถแบ่งวิธีการทำงานได้อีก 2 รูปแบบ คือ การมอดูเลตความกว้างพัลส์แบบเลื่อนระดับ (Level shifted PWM : LS-PWM) และการมอดูเลตความกว้างพัลส์แบบเลื่อนเฟส (Phase shifted PWM : PS-PWM)



ร**ูปที่ 2.6** แผนผังการมอดูเลตความกว้างพัลส์หลายระคับ

#### 2.2.1 การมอดูเลตความกว้างพัลส์ชนิดเลื่อนระดับหลายสัญญาณพาห์

การมอดูเลตความกว้างพัลส์แบบหลายสัญญาณพาห์ด้วยวิธีเลื่อนระดับนั้นสามารถลด ช่วงเวลาของการทำงานสวิตชิ่งในแต่ละระดับ ซึ่งทำให้ลดการสูญเสียกำลังงานในขณะทำงานได้ โดยสามารถแบ่งออกได้อีก 3 รูปแบบ คือ การมอดูเลตความกว้างพัลส์แบบเรียงเฟสเดียวกัน (Phase disposition PWM : PD-PWM) การมอดูเลตความกว้างพัลส์แบบเรียงเฟสตรงข้ามกัน (Phase opposition disposition : POD-PWM) และการมอดูเลตความกว้างพัลส์แบบเรียงเฟสสลับกัน (Alternate phase opposition disposition : APOD-PWM)

2.2.1.1 การมอดูเลตความกว้างพัลส์แบบเรียงเฟสเดียวกัน (PD-PWM)

นำสัญญาณสามเหลี่ยมที่มีขนาดและความถี่เดียวกันมายกระดับสัญญาณให้มี การถำดับเฟสที่ตรงกันทั้งค้านบวกและค้านลบ เพื่อนำสัญญาณเหล่านี้ไปเปรียบเทียบกับสัญญาณ อ้างอิงรูปคลื่นไซน์ทำให้เกิดการเปลี่ยนแปลงของสัญญาณเอาต์พุตในรูปแบบของสัญญาณ PWM จากรูปที่ 2.7 แสดงการมอดูเลตความกว้างพัลส์แบบเรียงเฟสเดียวกัน โดยใช้สัญญาณพาห์ สามเหลี่ยม 4 สัญญาณที่ถูกยกระดับทั้งค้านบวกและค้านลบโดยมีเฟสตรงกันมาเปรียบเทียบกับ สัญญาณอ้างอิงรูปคลื่นไซน์ เมื่อระดับของสัญญาณอ้างอิงมากกว่าสัญญาณพาห์ทำให้สัญญาณ PWM มีสถานะเป็นบวก ถ้าระดับของสัญญาณอ้างอิงน้อยกว่าสัญญาณพาห์ทำให้สัญญาณ PWM มี สถานะเป็นลบ เพราะฉะนั้นลักษณะของสัญญาณ PWM เปลี่ยนแปลงสถานะไปตามระดับของ สัญญาณอ้างอิง เมื่อนำสัญญาณ PWM ทั้ง 4 สัญญาณที่ได้จากการเปรียบเทียบมารวมกันทำให้ได้ เป็นสัญญาณ PD-PWM

2.2.1.2 การมอดูเลตความกว้างพัลส์แบบเรียงเฟสตรงข้ามกัน (POD-PWM)

นำสัญญาณสามเหลี่ยมที่มีขนาดและความถี่เดียวกันมายกระดับสัญญาณให้มี การถำดับเฟสที่ตรงข้ามกันทั้งด้านบวกและด้านลบ เพื่อนำสัญญาณเหล่านี้ไปเปรียบเทียบกับ สัญญาณอ้างอิงรูปคลื่นไซน์ทำให้เกิดการเปลี่ยนแปลงของสัญญาณเอาต์พุตในรูปแบบของสัญญาณ PWM จากรูปที่ 2.8 แสดงการมอดูเลตความกว้างพัลส์แบบเรียงเฟสตรงข้ามกันโดยใช้สัญญาณพาห์ สามเหลี่ยม 4 สัญญาณที่ถูกยกระดับทั้งด้านบวกและด้านลบโดยมีเฟสทางด้านบวกตรงข้ามกับด้าน ลบมาเปรียบเทียบกับสัญญาณอ้างอิงรูปคลื่นไซน์ เมื่อระดับของสัญญาณอ้างอิงมากกว่าสัญญาณ พาห์ทำให้สัญญาณ PWM มีสถานะเป็นบวก ถ้าระดับของสัญญาณอ้างอิงน้อยกว่าสัญญาณพาห์ทำ ให้สัญญาณ PWM มีสถานะเป็นลบ เพราะฉะนั้นลักษณะของสัญญาณ PWM เปลี่ยนแปลงสถานะ ไปตามระคับของสัญญาณอ้างอิง เมื่อนำสัญญาณ PWM ทั้ง 4 สัญญาณที่ได้จากการเปรียบเทียบมา รวมกันทำให้ได้เป็นสัญญาณ POD-PWM



รูปที่ 2.7 การมอดูเลตความกว้างพัลส์แบบเรียงเฟสเดียวกัน (PD-PWM)

2.2.1.3 การมอดูเลตความกว้างพัลส์แบบเรียงเฟสสลับกัน (APOD-PWM) นำสัญญาณสามเหลี่ยมที่มีขนาดและความถี่เดียวกันมายกระดับสัญญาณให้มี การลำดับเฟสสลับกันทั้งค้านบวกและค้านลบ เพื่อนำสัญญาณเหล่านี้ไปเปรียบเทียบกับสัญญาณ อ้างอิงรูปคลื่นไซน์ทำให้เกิดการเปลี่ยนแปลงของสัญญาณเอาต์พุตในรูปแบบของสัญญาณ PWM จากรูปที่ 2.9 แสดงการมอดูเลตความกว้างพัลส์แบบเรียงเฟสสลับกันโดยใช้สัญญาณพาห์ สามเหลี่ยม 4 สัญญาณที่ถูกยกระดับทั้งด้านบวกและด้านลบโดยมีเฟสสลับกันมาเปรียบเทียบกับ สัญญาณอ้างอิงรูปคลื่นไซน์ เมื่อระดับของสัญญาณอ้างอิงมากกว่าสัญญาณพาห์ทำให้สัญญาณ PWM มีสถานะเป็นบวก ถ้าระดับของสัญญาณอ้างอิงน้อยกว่าสัญญาณพาห์ทำให้สัญญาณ PWM มี สถานะเป็นลบ เพราะฉะนั้นลักษณะของสัญญาณ PWM เปลี่ยนแปลงสถานะไปตามระดับของ สัญญาณอ้างอิง เมื่อนำสัญญาณ PWM ทั้ง 4 สัญญาณที่ได้จากการเปรียบเทียบมารวมกันทำให้ได้ เป็นสัญญาณ APOD-PWM



รูปที่ 2.8 การมอดูเลตความกว้างพัลส์แบบเรียงเฟสตรงข้ามกัน (POD-PWM)



ร**ูปที่ 2.9** การมอดูเลตความกว้างพัลส์แบบเรียงเฟสสลับกัน (APOD-PWM)

### 2.2.2 การมอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณพาห์

การมอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณพาห์นั้นสามารถลดช่วงเวลา ของการทำงานสวิตชิ่งและลดการสูญเสียกำลังงานเช่นเดียวกันกับชนิดเลื่อนระดับ ซึ่งสร้างได้โดย การนำสัญญาณสามเหลี่ยมที่มีขนาดและความถี่เดียวกันแต่มีลำดับเฟสต่างกันและไม่มีการยกระดับ ไปเปรียบเทียบกับสัญญาณอ้างอิงรูปคลื่นไซน์ ทำให้เกิดการเปลี่ยนแปลงของสัญญาณเอาต์พุตใน รูปแบบของสัญญาณ PWM



ร**ูปที่ 2.10** การมอดูเลตความกว้างพัลส์ชนิคเลื่อนเฟสหลายสัญญาณพาห์ (PS-PWM)

จากรูปที่ 2.10 แสดงการมอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณพาห์ โดยใช้สัญญาณ พาห์สามเหลี่ยม 4 สัญญาณที่มีเฟสต่างกัน 90 องศา มาเปรียบเทียบกับสัญญาณอ้างอิงรูปคลื่นไซน์ เมื่อระดับของสัญญาณอ้างอิงมากกว่าสัญญาณพาห์ทำให้สัญญาณ PWM มีสถานะเป็นบวก ถ้า ระดับของสัญญาณอ้างอิงน้อยกว่าสัญญาณพาห์ทำให้สัญญาณ PWM มีสถานะเป็นลบ เพราะฉะนั้น ลักษณะของสัญญาณ PWM เปลี่ยนแปลงสถานะไปตามระดับของสัญญาณอ้างอิง เมื่อนำสัญญาณ PWM ทั้ง 4 สัญญาณที่ได้จากการเปรียบเทียบมารวมกันทำให้ได้เป็นสัญญาณ PS-PWM

จากหลักการสร้างสัญญาณ PWM ที่ได้กล่าวมาในหัวข้อที่ 2.1 และ 2.2 นั้น จำเป็นต้องใช้ สัญญาณพาห์ที่เป็นสัญญาณรูปคลื่นสามเหลี่ยม ดังนั้นวิทยานิพนธ์นี้จึงต้องกล่าวถึงหลักการสร้าง สัญญาณรูปคลื่นสามเหลี่ยมดังต่อไปนี้

#### 2.3 วงจรชมิตต์ทริกเกอร์

วงจรชมิตต์ทริกเกอร์ (Schmitt trigger) [28, 29] เป็นวงจรเปรียบเทียบแรงดันชนิดหนึ่ง อาศัยหลักการป้อนกลับแบบบวก โดยเป็นการนำเอาสัญญาณเอาต์พุตบางส่วนป้อนกลับมาเพื่อ เปรียบเทียบกับสัญญาณอินพุตของวงจรอีกทำให้เกิดความแตกต่างระหว่างสัญญาณเอาต์พุตทั้งสอง สภาวะ ซึ่งวงจรชมิตต์ทริกเกอร์นี้สามารถแบ่งออกเป็น 2 ชนิด คือ วงจรชมิตต์ทริกเกอร์แบบทวน เข็มนาฬิกา (Counterclockwise schmitt trigger) และวงจรชมิตต์ทริกเกอร์แบบตามเข็มนาฬิกา (Clockwise schmitt trigger)

#### 2.3.1 วงจรชมิตต์ทริกเกอร์แบบทวนเข็มนาฬิกา

ในส่วนนี้เป็นการอธิบายหลักการทำงานของวงจรชมิตต์ทริกเกอร์แบบทวนเข็ม นาฬิกาที่ออกแบบด้วยออปแอมป์ (Op-Amp) ซึ่งแสดงดังรูปที่ 2.11 (ก) ประกอบไปด้วย วงจรเปรียบเทียบแรงดันและตัวต้านทาน *R*<sub>1</sub> และ *R*<sub>2</sub> ทำหน้าที่เป็นส่วนป้อนกลับแบบบวก หาก พิจารณาจากวงจรเห็นได้ว่าแรงดันอินพุตของวงจรนั้นถูกเปรียบเทียบกับแรงดันขีดเริ่ม (Threshold voltage : *V*<sub>h</sub>) ที่ได้จากการป้อนกลับโดยใช้ *R*<sub>1</sub> และ *R*<sub>2</sub> ซึ่งมีก่าขึ้นอยู่กับแรงดันเอาต์พุตของวงจร ดังนั้นจึงทำให้แรงดันเอาต์พุตของวงจร *V*<sub>out</sub> ดังในรูปที่ 2.11 (ข) เปลี่ยนแปลง 2 สภาวะก็คือ สภาวะแรงดันด้านสูง (*V*<sub>OH</sub>) และสภาวะแรงดันด้านต่ำ (*V*<sub>OL</sub>) ซึ่งมีก่าประมาณแหล่งจ่ายไฟเลี้ยง แรงดันขีดเริ่มของวงจรชมิตต์ทริกเกอร์แบบทวนเข็มนาฬิกาสามารถกำนวณได้ดังนี้

$$V_{TH} = \frac{R_1}{R_2} V_{OH}$$
(2.4)

ແລະ

$$V_{TL} = \frac{R_1}{R_2} V_{OL}$$
(2.5)

โดยที่ V<sub>rn</sub> และ V<sub>rL</sub> คือ แรงคันขีดเริ่มด้านสูงและด้านต่ำ ตามลำคับ

จากกราฟคุณสมบัติของวงจรดังรูปที่ (ค) ค่าความแตกต่างที่เกิดขึ้นระหว่างสัญญาณ เอาต์พุตทั้ง 2 สภาวะนี้เรียกว่า ฮีสเตอร์รีซีส (Hysteresis) และความกว้างของสภาวะฮีสเตอร์รีซีส (Hysteresis width : *V<sub>H</sub>* ) ถูกกำหนดโดย

$$V_{H} = V_{TH} - V_{TL} \tag{2.6}$$

แทนค่าสมการ (2.4) และ (2.5) ได้ว่า

$$V_{H} = \frac{R_{1}}{R_{2}} \left( V_{OH} - V_{OL} \right)$$
(2.7)

#### 2.3.2 วงจรชมิตต์ทริกเกอร์แบบตามเข็มนาพิกา

จากรูปที่ 2.12 (ก) แสดงวงจรชมิตต์ทริกเกอร์แบบตามเข็มนาฬิกา โดยมีละเอียด เหมือนกับวงจรชมิตต์ทริกเกอร์แบบทวนเข็ม แต่มีข้อแตกต่างที่แรงดันอินพุตซึ่งแบบตามเข็ม นาฬิกานี้ถูกป้อนกลับเข้าทางงาอินพุตลบ ในขณะที่ขาอินพุตบวกต่อลงกราวด์ เนื่องจากการ ป้อนกลับแบบบวกทำให้แรงดันเอาต์พุตของวงจรที่แสดงในรูปที่ 2.12 (ข) เปลี่ยนแปลงอยู่ 2 สภาวะเช่นเดียวกันก็คือ V<sub>out</sub> = V<sub>out</sub> และ V<sub>out</sub> = V<sub>ot</sub> โดยมีก่าแรงดันขีดเริ่มเท่ากับ

$$V_{TH} = \frac{R_{\rm I}}{R_{\rm I} + R_{\rm 2}} V_{OH}$$
(2.8)

ແລະ

$$V_{TL} = \frac{R_1}{R_1 + R_2} V_{OL}$$
(2.9)

กราฟคุณสมบัติของวงจรดังรูปที่ 2.12 (ก) เห็นได้ว่ามีช่วงการเปลี่ยนแปลงสัญญาณ ในแนวตั้งเช่นเดียวกันกับกราฟคุณสมบัติของวงจรชมิตต์ทริกเกอร์แบบทวนเข็มนาฬิกา แต่มี ทิศทางตรงกันข้าม ขณะที่รูปกลื่นของแรงดันเอาต์พุต ของวงจรชมิตต์ทริกเกอร์แบบตามเข็ม นาฬิกา มีเฟสต่างไปจากรูปคลื่นของวงจรชมิตต์ทริกเกอร์แบบทวนเข็มนาฬิกาเป็นมุม 180 องศา และจากสมการ (2.8) และ (2.9) ทำให้ได้ความกว้างของสภาวะฮิสเตอร์รีซีสคือ

$$V_{H} = \frac{R_{\rm l}}{R_{\rm l} + R_{\rm 2}} \left( V_{OH} - V_{OL} \right) \tag{2.10}$$



(ก)



(ค)

ร**ูปที่ 2.11** (ก) วงจรชมิตต์ทริกเกอร์แบบทวนเข็มนาฬิกา (ข) รูปคลื่น V<sub>in</sub> และ V<sub>out</sub> (ค) กราฟคุณสมบัติของวงจร



(ก)



(ค)

ร**ูปที่ 2.12** (ก) วงจรชมิตต์ทริกเกอร์แบบตามเข็มนาฬิกา (ข) รูปคลื่น V<sub>in</sub> และ V<sub>out</sub> (ค) กราฟคุณสมบัติของวงจร

## 2.4 หลักการกำเนิดสัญญาณสี่เหลี่ยมและสัญญาณสามเหลี่ยมเบื้องต้น

#### 2.4.1 วงจรกำเนิดสัญญาณสี่เหลี่ยม

สัญญาณสี่เหลี่ยมนั้นสามารถสร้างได้จากอุปกรณ์ออปแอมป์ซึ่งเป็นวงจรที่พื้นฐาน ที่สุด โดยสามารถเรียกวงจรนี้ว่า วงจรออสซิลเลเตอร์รีแลกเซชัน (Relaxation oscillator) หรือวงจร ออสซิลเลเตอร์แบบชมิตทริกเกอร์ (Schmitt trigger oscillator) [30-32] โดยมีลักษณะวงจรดัง รูปที่ 2.13

หลักการทำงานของวงจรกำเนิดสัญญาณสี่เหลี่ยมเบื้องด้นคือ การทำให้ออปแอมป์ (Op-Amp) ทำงานในช่วงอิ่มตัว (Saturation region) ทั้งด้านบวกและลบสลับกันไป จากวงจรในรูป ที่ 2.13 อัตราส่วน  $\beta = R_2/(R_1+R_2)$  ของเอาต์พุตสัญญาณสี่เหลี่ยม ( $v_o(t)$ ) ถูกป้อนกลับไปยังขา อินพุตบวก (Non-inverting input) ดังนั้นแรงดันอ้างอิง (Reference voltage :  $V_{ref}$ ) ที่จุดนี้เป็นค่า  $\beta V_{SAT+}$  หรือ  $\beta V_{SAT-}$  เมื่อ  $V_{SAT+}$  และ  $V_{SAT-}$  คือ แรงคันอิ่มตัวสูงสุดด้านบวกและด้านลบของ ออปแอมป์ ตามลำดับ ซึ่งโดยทั่วไปมีค่าประมาณ 90% ของขนาดแรงดันแหล่งจ่ายไฟเลี้ยง อีกด้าน หนึ่งของวงจรนั้นจะเห็นได้ว่าแรงดันเอาต์พุตถูกป้อนกลับเข้าไปยังขาอินพุตลบ (Inverting input) โดยมีตัวเก็บประจุที่ต่อลงกราวค์ ทำให้แรงดันที่ตกคร่อมตัวเก็บประจุ ( $v_c(t)$ ) เป็นแรงดันที่ เปลี่ยนแปลงไปตามการเก็บประจุหรือคายประจุ และเมื่อ  $v_c(t)$  มีค่าเปลี่ยนแปลงจนถึงค่า  $V_{ref}$ เอาต์พุตจะเปลี่ยนแปลงสถานะไป ซึ่งกรณีนี้จะเห็นได้ว่า ออปแอมป์ทำหน้าที่ของวงจรเปรียบเทียบ แรงดันไปในตัว



ร**ูปที่ 2.13** วงจรกำเนิคสัญญาณสี่เหลี่ยมเบื้องต้น



รูปที่ 2.14 สัญญาณรูปกลื่นสี่เหลี่ยมจากวงจรกำเนิดสัญญาณสี่เหลี่ยมเบื้องต้น

จากรูปที่ 2.14 เห็นได้ว่าช่วงเวลาแรก เอาค์พุตเป็น  $V_{sare}$  ตัวเก็บประจุทำการเก็บประจุ แรงคัน  $V_{sare}$  โดยผ่านตัวด้านทาน R ในขณะเดียวกันนั้น แรงคันที่ตกคร่อมขาอินพุตบวกของ ออปแอมป์ ซึ่งก็คือ  $V_{ref}$  มีก่าเท่ากับ  $\beta V_{sare}$  แรงคันที่ตกคร่อมตัวเก็บประจุเพิ่มขึ้นเรื่อยๆจนกระทั่ง  $v_c(t)$  ซึ่งเป็นแรงคันที่ตกกร่อมขาอินพุตลบมีก่าสูงถึง  $\beta V_{sare}$  แรงคันเอาต์พุตจะเปลี่ยนแปลงจาก  $V_{sare}$  เป็น  $V_{sare}$  ดังจุด T ในรูปที่ 2.14 และที่เวลาเดียวกันนี้ แรงคันตกกร่อมตัวเก็บประจุซึ่งมีก่า เป็น  $\beta V_{sare}$  เริ่มต้นคายประจุผ่านตัวด้านทานจนมีก่าลูดลงจนเป็นสูนย์ และเริ่มเก็บประจุใหม่จาก แรงคัน  $V_{sare}$  โดยเก็บประจุแรงคันไปเรื่อยๆจนถึงก่า  $\beta V_{sare}$  ที่เวลานี้แรงคันเอาต์พุตเปลี่ยนแปลง จาก  $V_{sare}$  กลับไปเป็น  $v_{sare}$  เหมือนในช่วงแรก และสัญญาณรูปกลื่นแบบนี้จะเกิดซ้ำไปซ้ำมา เช่นนี้ตลอดเวลา สำหรับกวามถี่และคาบเวลา พบว่าถูกกำหนดมาจากก่าเวลาที่ตัวเก็บประจุใช้ในใช้ ในการเก็บประจุหรือกายประจุในช่วงแรงคัน  $\beta V_{sare}$  ถึง  $\beta V_{sare}$  ดังนั้นแรงคันที่ตกกร่อมตัวเก็บ ประจุขึ้นอยู่กับเวลาซึ่งถูกกำหนดโดย

$$V_{C}(t) = V_{f} + (V_{i} - V_{f})e^{-\frac{t}{RC}}$$
(2.11)

เมื่อ 
$$V_f$$
 คือ แรงคันค่าสุดท้าย โดยที่  $V_f = V_{SAT+}$   
 $V_i$  คือ แรงคันค่าเริ่มต้น โดยที่  $V_i = V_{SAT-}$ 

ดังนั้น

$$v_{C}(t) = V_{SAT+} + V_{SAT+}(1+\beta)e^{-\frac{t}{RC}}$$
(2.12)

ที่เวลา  $t = T_1$  แรงคันที่ตกคร่อมตัวเก็บประจุมีค่าเป็น  $+ \beta V_{SAT}$  และแรงคันเอาต์พุตสวิตซ์จาก  $+V_{\scriptscriptstyle SAT}$  เป็น  $-V_{\scriptscriptstyle SAT}$  ดังนั้น จะได้ว่า

$$v_{c}(T_{1}) = \beta V_{SAT+} = V_{SAT+} - V_{SAT+}(1+\beta)e^{-\frac{T_{1}}{RC}}$$
(2.13)  

$$\beta = 1 - (1+\beta)e^{-\frac{T_{1}}{RC}}$$
(1+\beta)e^{-\frac{T\_{1}}{RC}} = 1 - \beta   

$$-\frac{T_{1}}{RC} = \ln\frac{1-\beta}{1+\beta}$$
(2.14)  

$$T_{1} = RC\ln\frac{1+\beta}{1-\beta}$$
(2.14)

ดังนั้น

ซึ่ง T เป็นช่วงเวลาเพียงค

$$T = 2T_1 = RC\ln\frac{1+\beta}{1-\beta}$$
(2.14)

ถ้า V<sub>sar+</sub> มีขนาดเท่ากับ V<sub>sar-</sub> จะได้ v<sub>o</sub>(t) เป็นสัญญาณรูปคลื่นสี่เหลี่ยมที่มีความสมมาตรกัน (Symmetrical waveform) เมื่อกำหนดให้  $R_1 = R_2$  จะได้ว่า  $T = RC \ln 3$  และถ้า  $R_1 = 1.16R_2$  ก็จะได้ ว่า T = 2RC เพราะฉะนั้นสามารถคำนวณความถี่ของสัญญาณเอาต์พุตได้ดังนี้

$$f_o = \frac{1}{2RC} \tag{2.15}$$

และได้แรงคันเอาต์พุตจากขอดกลื่นถึงขอดกลื่น

$$v_{O(p-p)} = 2V_{SAT}$$
 (2.16)

้จากสมการ (2.16) พบว่า ค่าขนาดจากยอดคลื่นถึงยอดคลื่นของแรงคันเอาต์พุตขึ้นอยู่ กับระดับแรงคันไฟเลี้ยงของวงจร ส่วนความถี่นั้นมีขีดจำกัดจากอัตราสลูว์ (Slew rate) ของ ออปแอมป์ที่ใช้ ซึ่งโดยทั่วไปจะน้อยกว่า 100kHz

#### 2.4.2 วงจรกำเนิดสัญญาณสามเหลี่ยม

สัญญาณรูปคลื่นสามเหลี่ยมถูกกำเนิดมาจากการอินทิเกรตสัญญาณรูปคลื่นสี่เหลี่ยม ้จากวงจรกำเนิดสัญญาณสี่เหลี่ยมเบื้องต้นในรูปที่ 2.13 โดยมีลักษณะการต่อวงจรด้วยอุปกรณ์ ้ออปแอมป์คังแสคงในรูปที่ 2.15 (ก) [30-32] พบว่าขนาคของสัญญาณรูปคลื่นสี่เหลี่ยมมีค่าคงที่อยู่

ที่ ±V<sub>sar</sub> แต่ขนาดของสัญญาณรูปคลื่นสามเหลี่ยมนั้นจะมีค่าลดลงเมื่อความถี่เพิ่มมากขึ้น ส่วน <sub>R4</sub> ที่ ต่อไว้มีหน้าที่ป้องกันการอิ่มตัวที่ความถี่ต่ำในวงจรอินทิเกรเตอร์และแสดงสัญญาณเอาต์พุตดังใน รูปที่ 2.15 (ข)



(ข)

ร**ูปที่ 2.15** (ก) วงจรกำเนิดสัญญาณสามเหลี่ยม (ข) สัญญาณเอาต์พุตของวงจร

วงจรให้กำเนิดสัญญาณรูปคลื่นสามเหลี่ยมที่นิยมต่อใช้งานอีกแบบหนึ่ง เนื่องจากใช้ จำนวนอุปกรณ์น้อยกว่าในรูปที่ 2.16 (ก) ซึ่งหลักการของวงจรนี้เป็นการนำวงจรเปรียบเทียบ สัญญาณ 2 ระดับ (Two level comparator) หรือที่เรียกว่าวงจรชมิตต์ทริกเกอร์ที่ให้เอาต์พุตออกมา 2 ค่า คือ V<sub>SAT+</sub> หรือ V<sub>SAT-</sub> ต่อร่วมกับวงจรอินทิเกรเตอร์ ซึ่งทำให้ได้เอาต์พุตของวงจรชมิตต์ทริกเกอร์ เป็นสัญญาณรูปคลื่นสี่เหลี่ยมและมีขนาค ±V<sub>SAT</sub> ส่วนเอาต์พุตของวงจรอินทิเกรเตอร์จะเป็นสัญญาณ รูปคลื่นสามเหลี่ยม และสัญญาณนี้จะถูกป้อนกลับไปยังวงจรชมิตต์ทริกเกอร์อีกครั้งโดยผ่านวงจร แบ่งแรงคัน *R*<sub>2</sub> และ *R*<sub>3</sub>



ร**ูปที่ 2.1**6 (ก) วงจรกำเนิดสัญญาณสามเหลี่ยม โดยวงจรชมิตต์ทริกเกอร์ร่วมกับวงจรอินทิเกรเตอร์ (ข) สัญญาณเอาต์พุตของวงจรกำเนิดสัญญาณสามเหลี่ยม

สำหรับการวิเคราะห์การทำงานของวงจร ขั้นแรกสมมติให้เอาต์พุตของวงจรชมิตต์ ทริกเกอร์มีค่าเริ่มต้นเป็น +v<sub>sar</sub> วงจรอินทิเกรเตอร์จะทำการอินทิเกรตสัญญาณ +v<sub>sar</sub> ทำให้เอาต์พุต
ของวงจรอินทิเกรเตอร์เป็นสัญญาณแรมป์ (Ramp) ด้านขาลงเนื่องจากเป็นวงจรอินทิเกรเตอร์แบบ กลับเฟส ดังนั้นแรงคันที่ปลายด้านหนึ่งของวงจรแบ่งแรงคัน  $R_2$  และ  $R_3$  มีค่าเป็น  $+V_{sar}$  ส่วนปลาย อีกด้านหนึ่งเป็นสัญญาณ  $v_{o2}(t)$  เมื่อถึงเวลา  $t = t_1$  สัญญาณ  $v_{o2}(t)$  มีขนาดถึง  $-V_{ramp}$  ที่จุดนี้แรงคัน ที่จุด P มีค่าต่ำกว่า 0V เล็กน้อย ส่งผลทำให้เอาต์พุตของวงจรชมิตต์ทริกเกอร์เปลี่ยนแปลงจาก  $+V_{sar}$  เป็น  $-V_{sar}$  และในช่วงเวลาที่  $v_{o1}$  เป็น  $-V_{sar}$  สัญญาณ  $v_{o2}(t)$  ก็จะเพิ่มขึ้นไปในทิสทางบวก เนื่องด้วยมาจากการทำงานของวงจรอินทิเกรเตอร์เช่นเดียวกันในเวลาที่  $t = t_2$  แรงคันที่จุด P ก็มี ค่ามากกว่า 0V เล็กน้อยจึงทำให้สัญญาณ  $v_{o1}(t)$  เปลี่ยนแปลงจากระดับ  $-V_{sar}$  เป็น  $+V_{sar}$  อีกครั้ง แสดงให้เห็นดังรูปที่ 2.16 (ข) และการทำงานของวงจรจะเป็นเช่นนี้ไปเรื่อย ๆ จะสังเกตเห็นว่า ความถิ่ของสัญญาณรูปคลื่นสี่เหลี่ยมและสามเหลี่ยมมีค่าเท่ากัน แต่อย่างไรก็ตามขนาดของสัญญาณ รูปคลื่นสามเหลี่ยมขึ้นอยู่กับค่า R และ C ของวงจรอินทิเกรเตอร์และระดับเอาต์พุต  $v_{o1}(t)$  โดย ระดับ  $v_{o1}(t)$  นี้อาจถูกกำหนดได้โดยซีเนอร์ไดโอด ค่าความถิ่ของสัญญานเอาต์พุตสามารถ วิเกราะห์หาได้โดยพิจารณาแรงดันที่จุด P ในช่วงเวลาที่เอาต์พุตของวงจรชมิตต์ทริกเกอร์มีค่าเป็น  $+V_{sar}$  ซึ่งหาค่าได้จาก

$$V_{p} = -V_{ramp} + \frac{R_{2}}{R_{2} + R_{3}} \left( + V_{SAT} - \left( -V_{ramp} \right) \right)$$
(2.17)

ที่เวลา  $t = t_1$  แรงคัน  $V_p$  กลายเป็น 0V คังนั้นจากสมการ (2.17) จะได้

$$-V_{ramp} = \frac{R_2}{R_3} (+V_{SAT})$$
(2.18)

ในทำนองเดียวกันที่เวลา <sub>t</sub> = t<sub>2</sub> เมื่อเอาต์พุตของวงจรชมิตต์ทริกเกอร์เปลี่ยนแปลงจากระคับ –<sub>Vsar</sub> เป็น +<sub>Vsar</sub> จะได้ว่า

$$V_{ramp} = -\frac{R_2}{R_3} \left( -V_{SAT} \right) = \frac{R_2}{R_3} \left( V_{SAT} \right)$$
(2.19)

้ดังนั้นขนาดจากยอดกลื่นถึงยอดกลื่นของสัญญาณรูปกลื่นสามเหลี่ยม มีก่าเป็น

$$v_{O2(p-p)} = +V_{ramp} - \left(-V_{ramp}\right) = \frac{2R_2}{R_3} V_{SAT}$$
(2.20)

จากสัญญาณเอาต์พุตในรูปที่ 2.16 (ข) พบว่า สัญญาณ  $v_{O2}$  เปลี่ยนแปลงจาก  $-V_{ramp}$ เป็น  $+V_{ramp}$  ในช่วงครึ่งคาบเวลาและเกิดขึ้นเมื่อสัญญาณ  $v_{O1}(t)$  เท่ากับ  $-V_{SAT}$  ดังนั้น ถ้าใช้สมการใน การอินทิเกรต คือ  $v_{O1}(t) = -\frac{1}{RC} \int v_i dt$  จะใด้ว่า

26

$$v_{O2(p-p)} = -\frac{1}{R_{\rm I}C} \int_{0}^{T/2} (-V_{\rm SAT}) dt = \frac{V_{\rm SAT}}{R_{\rm I}C} \left(\frac{T}{2}\right)$$
(2.21)

เพราะฉะนั้น

$$T = 2R_1 C \frac{v_{O2(p-p)}}{V_{SAT}}$$
(2.22)

เมื่อแทนค่าสมการ (2.20) ลงในสมการ (2.22) จะได้ว่า

$$T = \frac{4R_1R_2C}{R_3}$$
(2.23)

ดังนั้น ความถิ่ของสัญญาณเอาต์พุต คือ

 $f_o = \frac{1}{T} = \frac{R_3}{4R_1R_2C}$ (2.24)

วงจรให้กำเนิดสัญญาณรูปคลื่นสี่เหลี่ยมและสามเหลี่ยมที่ได้กล่าวมานี้เป็นวงจร พื้นฐานที่มีโคร้งสร้างไม่ซับซ้อน อย่างไรก็ตาม สัญญาณเอาต์พุตที่ได้มีความแม่นยำน้อย และใน กรณีความถี่ต่ำสัญญาณจะเกิดความผิดเพี้ยนหรือเข้าสู่สภาวะอิ่มตัว เนื่องจากการทำงานของวงจร อินทิเกรเตอร์

## 2.5 งานวิจัยที่เกี่ยวข้อง

จากที่ได้กล่าวถึงหลักทฤษฎีที่เกี่ยวข้องไปในข้างต้นนั้นแล้ว ในหัวข้อถัดมานี้ได้กล่าวถึง งานวิจัยที่เกี่ยวข้องกับวงจรกำเนิดสัญญาณสามเหลี่ยมที่ใช้เป็นสัญญาณพาห์ในการมอดูเลตเป็น สัญญาณ PWM ที่ได้มีผู้นำเสนอมาแล้วดังนี้

- วงจรกำเนิดสัญญาณสี่เหลี่ยมและสามเหลี่ยมด้วยวงจรขยายป้อนกลับแบบกระแส
- วงจรกำเนิดสัญญาณสี่เหลี่ยมและสามเหลี่ยมด้วยวงจรสายพานกระแสยุกที่ 2
- วงจรกำเนิคสัญญาณสามเหลี่ยมและสี่เหลี่ยมด้วยวงจรขยายความนำถ่ายโอน
- วงจรกำเนิคสัญญาณสามเหลี่ยมและสี่เหลี่ยมด้วยวงจรขยายความนำถ่ายโอนตาม กระแสแบบหลายเอาต์พุต
- วงจรกำเนิคสัญญาณสามเหลี่ยมแบบควอเครเจอร์
- วงจรกำเนิคสัญญาณสามเหลี่ยมหลายเฟสด้วยทรานซิสเตอร์ชนิด CMOS

### 2.5.1 วงจรกำเนิดสัญญาณสี่เหลี่ยมและสามเหลี่ยมด้วยวงจรขยายป้อนกลับแบบกระแส



รูปที่ 2.17 วงจรกำเนิคสัญญาณสี่เหลี่ยมและสามเหลี่ยมด้วย CFOA [33]

วงจรงขายป้อนกลับทางกระแส (Current feedback operational amplifier : CFOA) เป็นอุปกรณ์ที่งขายผลต่างแรงดันอินพุตเป็นแรงดันเอาต์พุต ซึ่ง CFOA มีง้อดีมากกว่าวงจรงขาย ป้อนกลับทางแรงดัน (Voltage feedback operation amplifier : VFOA) หรือ Op-Amp คือ มีแบนด์ วิคท์กว้างและสามารถทำงานในข่านความถี่สูงได้ดีกว่า ใน [33] ได้นำเสนอวงจรกำเนิดสัญญาณ สามเหลี่ยมที่ใช้อุปกรณ์ CFOA ดังรูปที่ 2.17 วงจรดังกล่าวอาศัยหลักการทำงานงองวงจรชมิตต์ ทริกเกอร์ที่ประกอบไปด้วย CFOA-1,  $R_2$ ,  $R_3$  และ  $R_4$  ในการสร้างสัญญาณสี่เหลี่ยมที่โหนด  $V_{o2}$ ซึ่งมาจากการแปรียบเทียบระหว่างแรงดันเอาต์พุตจากวงจรอินทึเกรเตอร์กับแรงดันจากโหนด  $V_y$  ที่ ได้จากการแบ่งแรงดันของสัญญาณสี่เหลี่ยม จากนั้นป้อนกลับสัญญาณสี่เหลี่ยมไปให้กลับวงจร อินทิเกรเตอร์ที่ประกอบด้วย CFOA-1,  $R_1$  และ C เพื่ออินทิเกรตสัญญาณสี่เหลี่ยม ดังนั้นจึงได้ สัญญาณสามเหลี่ยมที่โหนด  $V_{o1}$  ดังสมการ

$$V_{O1} = \frac{Z_T / R_1}{(1 + sZ_T C)} V_{SAT}$$
(2.25)

เมื่อ Z<sub>T</sub> คือ อิมพีของแดนซ์อุปกรณ์ CFOA มีค่าคงที่ขณะอุปกรณ์ทำงานที่ความถี่ต่ำ แต่จะมีค่า ลดลงเมื่ออุปกรณ์ทำงานที่ความถี่สูง และ V<sub>SAT</sub> คือ ระดับแรงดันแหล่งจ่ายไฟเลี้ยง ความถี่ของ สัญญาณสามเหลี่ยมสามารถกำนวณได้ดังนี้

$$f = \frac{\frac{V_{SAT}}{R_1} - \frac{V_N}{Z_T} \left( 1 + \frac{R_2}{R_3} \right) + \frac{R_2 V_{SAT}}{R_3 Z_T}}{4C \left[ V_N \left( 1 + \frac{R_2}{R_3} \right) - \frac{R_2 V_{SAT}}{R_3} \right]}$$
(2.26)

้จากสมการ (2.25) และ (2.26) พบว่าขนาดและความถี่ของสัญญาณสามเหลี่ยม ้สามารถปรับค่าได้จากตัวต้านทานและตัวเก็บประจและไม่ขึ้นอย่กับอณหภมิ แต่ว่าการปรับค่านั้น ้ไม่อิสระต่อกันและไม่สามารถปรับได้ด้วยวิธีทางอิเล็กทรอนิกส์ การทดสอบประสิทธิภาพของ ้วงจรดังกล่าวด้วยการจำลองเท่านั้น อีกทั้งยังใช้อุปกรณ์พาสซีฟจำนวนมากและให้สัญญาณเอาต์พุต สามเหลี่ยมได้เพียง 1 สัญญาณเท่านั้น



2.5.2 วงจรกำเนิดสัญญาณสี่เหลี่ยมและสามเหลี่ยมด้วยวงจรสายพานกระแสยุคที่ 2

วงจรสายพานกระแสยุกที่ 2 (Second generation current conveyor : CCII) เป็น ้อุปกรณ์แอคทีฟชนิดหนึ่งทำหน้าที่คล้ายคลึงกับอุปกรณ์ Op-Amp ซึ่ง CCII มีข้อได้เปรียบกว่า Op-Amp เนื่องจากเป็นโหมดกระแส โดยสามารถให้ความแม่นยำของก่าอัตราขยายได้ดีกว่ารวมไป ถึงมีย่านความถี่และพิสัยพลวัติ (Dynamic range) ที่สูงกว่า Op-Amp ที่เป็นโหมดแรงคัน ใน [34] ได้ ใช้ข้อคีของ CCII ในการพัฒนาวงจรกำเนิคสัญญาณสามเหลี่ยมโหมคแรงคันที่ให้ความเป็นเชิงเส้น มากยิ่งขึ้น แสดงให้เห็นดังรูปที่ 2.18 เมื่อวิเคราะห์จากวงจรดังกล่าวพบว่าอุปกรณ์ CCII-1, R และ  $R_2$  ถูกต่อเป็นวงจรชมิตต์ทริกเกอร์เพื่อสร้างสัญญาณสี่เหลี่ยม ณ ตำแหน่งโหนด  $V_{o2}$  จากนั้น

ส่งผ่านแรงคันสี่เหลี่ยมไปยังวงจรอินทิเกรเตอร์ที่ประกอบด้วย CCII-2, R และ C เพื่ออินทิเกรต แรงคันสี่เหลี่ยมให้เป็นแรงคันสามเหลี่ยม ซึ่งขนาดของแรงคันสามเหลี่ยมสามารถคำนวนได้จาก

$$V_{O1(p-p)} = \frac{2R_2}{R_1} V_{SAT}$$
(2.27)

$$f = \frac{R_1}{4\pi CRR_2} \tag{2.28}$$

เมื่อพิจารณาจากสมการ (2.27) และ (2.28) พบว่าสามารถควบคุมความถี่ของสัญญาณ สามเหลี่ยม ได้อิสระจากขนาดของสัญญาณสามเหลี่ยมด้วยการปรับค่า *R* ซึ่งความถี่และขนาดของ สัญญาณสามเหลี่ยมปราสจากผลกระทบทางอุณหภูมิ มีการทดสอบประสิทธิภาพของวงจรที่ ออกแบบด้วยไอซีเชิงพาณิชย์เบอร์ AD844 ซึ่งสามารถให้ความถิ่ของสัญญาณสามเหลี่ยมได้สูงสุด กือ 225kHz และมีความเป็นเชิงเส้นสูง อย่างไรก็ตามวงจรดังกล่าวไม่สามารถควบคุมขนาดและ ความถิ่ด้วยวิธีทางการอิเล็กทรอนิกส์ รวมถึงใช้อุปกรณ์พาสซีพอยู่จำนวนมากและให้สัญญาณ เอาต์พุตสามเหลี่ยมที่เป็นแรงคันได้เพียง 1 สัญญาณเท่านั้น

2.5.3 วงจรกำเนิดสัญญาณสามเหลี่ยมและสี่เหลี่ยมด้วยวงจรขยายความนำถ่ายโอน



ร**ูปที่ 2.19** วงจรกำเนิคสัญญาณสามเหลี่ยมด้วย OTA [35]

วงจรขยายความน้ำถ่ายโอน (Operational transconductance amplifier : OTA) เป็น อุปกรณ์แอคทีฟมีคุณสมบัติขยายผลต่างแรงคันอินพุตเป็นกระแสเอาต์พุตด้วยไฟฟ้ากระแสตรงจาก ภายนอกหรือเรียกว่ากระแสไบแอส (Bias current) ซึ่ง [35] ได้เสนอแนวคิดวงจรกำเนิดสัญญาณ สามเหลี่ยมที่สามารถควบคุมความถี่และขนาดได้อย่างอิสระด้วยอุปกรณ์ OTA แสดงดังรูปที่ 2.19 วงจรดังกล่าวประกอบด้วยวงจรชมิตต์ทริกเกอร์ 2 วงจร คือ วงจรชมิตต์ทริกเกอร์ตัวที่หนึ่งใช้ อุปกรณ์ OTA-1, *R*<sub>1</sub> ส่วนวงจรชมิตต์ทริกเกอร์ตัวที่สองใช้อุปกรณ์ OTA-2, *R*<sub>2</sub> และวงจรอินทิเกร เตอร์ที่ใช้อุปกรณ์ OTA-3, *C* โดยมีหลักการทำงานดังต่อไปนี้ วงจรชมิตต์ทริกเกอร์ตัวที่สอง กำเนิดสัญญาณสี่เหลี่ยมที่โหนด *V*<sub>02</sub> ซึ่งสามารถปรับขนาดได้ด้วย *I*<sub>B2</sub>*R*<sub>2</sub> จากนั้นส่งผ่าน *V*<sub>02</sub> ไปเป็น แรงดันขีดเริ่มให้วงจรชมิตต์ทริกเกอร์ตัวหนึ่งเพื่อให้สัญญาณสี่เหลี่ยมที่โหนด *V*<sub>01</sub> เมื่อนำ *V*<sub>01</sub> ป้อน ให้กับวงจรอินทิเกรเตอร์จึงได้สัญญาณสามเหลี่ยมที่โหนด *V*<sub>03</sub> ดังนั้นขนาดและความถี่ของ สัญญาณสามเหลี่ยมกำนวณได้ดัง

$$|V_{O3}| = 2I_{B1}R_1 \tag{2.29}$$

จากสมการ (2.29) และ (2.30) เห็นได้ว่าขนาดและความถี่ของสัญญาณสามเหลี่ยม สามารถควบคุมได้อย่างอิสระต่อกัน เป็นเชิงเส้น และไม่ขึ้นอยู่กับอุณหภูมิ โดยขนาดปรับได้จาก I<sub>s1</sub> และความถี่ปรับได้จาก I<sub>s3</sub> วงจรมีการทดสอบประสิทธิภาพด้วยวงจรจริงโดยใช้อุปกรณ์ไอซี เชิงพาณิชย์เบอร์ LM13600 โดยให้ความถี่ได้สูงสุดประมาณ 15.5kHz อย่างไรก็ตามวงจรดังกล่าวใช้ อุปกรณ์พาสซีฟจำนวนมากและให้สัญญาณแรงดันสามเหลี่ยมเพียง 1 สัญญาณ

```
2.5.4 วงจรกำเนิดสัญญาณสามเหลี่ยมและสี่เหลี่ยมด้วยวงจรขยายความน้ำถ่ายโอนตาม
กระแสแบบหลายเอาต์พุต
```



ร**ูปที่ 2.20** วงจรกำเนิคสัญญาณสามเหลี่ยมและสี่เหลี่ยมโหมคกระแสด้วย MO-CFTA [36]

วงจรขยายความนำถ่ายโอนตามกระแสแบบหลายเอาต์พุด (Multiple output current follower transconductance amplifier : MO-CFTA) เป็นอุปกรณ์แอกทีฟสำเร็จรูป (Building block) ถูกออกแบบมาเพื่อใช้งานในลักษณะของโหมดกระแส ซึ่งมีคุณสมบัติขยายกระแสอินพุตเป็น กระแสเอาต์พุตด้วยกระแสไบแอส วงจรกำเนิดสัญญาณสามเหลี่ยมโหมดกระแสด้วย MO-CFTA ที่ ถูกนำเสนอใน [36] ดังรูปที่ 2.20 ออกแบบโดยใช้ MO-CFTA จำนวน 2 ตัว ต่อร่วมกับตัวเก็บประจุ เพียง 1 ตัว มีลักษณะการทำงานดังนี้ MO-CFTA-1 ทำหน้าที่เป็นวงจรชมิตต์ทริกเกอร์เพื่อสร้าง สัญญาณสี่เหลี่ยมที่ขั้ว x และ -x ซึ่งสามารถควบคุมขนาดของสัญญาณสี่เหลี่ยมได้จาก I<sub>81</sub> และ I<sub>82</sub> ตามลำดับ จากนั้นนำสัญญาณจากขั้ว -x ของ MO-CFTA-1 ส่งผ่านไปยัง MO-CFTA-2 ซึ่งทำหน้าที่ เป็นวงจรอินทิเกรเตอร์ เพื่อสร้างเป็นสัญญาณสามเหลี่ยมออกทางขั้ว -x ของ MO-CFTA-2 โดย ขนาดและกวามถิ่ของสัญญาณสามเหลี่ยมคำนวณได้ดังนี้

$$|i_{out2}| = \frac{I_{B2}I_{B4}}{I_{B3}}$$
(2.31)

$$\frac{I_{B3}}{CV_{T}}$$
(2.32)

จากสมการ (2.31) และ (2.32) พบว่าขนาดและความถี่ของสัญญาณสามเหลี่ยม สามารถควบคุมได้ด้วยวิธีทางอิเล็กทรอนิกส์ โดยที่ขนาดของสัญญาณสามเหลี่ยมสามารถปรับได้ จาก I<sub>B4</sub> ซึ่งไม่ส่งผลต่อความถี่และไม่ขึ้นอยู่กับอุณหภูมิ อย่างไรก็ตามความถี่ยังคงขึ้นอยู่กับ อุณหภูมิเนื่องจากศักดาความร้อน (V<sub>7</sub>) นั้นแปรเปลี่ยนไปตามอุณหภูมิภายนอก รวมถึงการปรับ ก่าความถี่ยังส่งผลต่อขนาด วงจรดังกล่าวให้สัญญาณสามเหลี่ยมได้เพียง 1 สัญญาณเท่านั้นและไม่มี การทดสอบประสิทธิภาพด้วยไอซีเชิงพาณิชย์

## 2.5.5 วงจรกำเนิดสัญญาณสามเหลี่ยมแบบควอเดรเจอร์

วงจรกำเนิดสัญญาณแบบควอเดรเจอร์คือวงจรที่ให้สัญญาณเอาต์พุตออกมา 2 สัญญาณ มีแอมพลิจูดเท่ากันและมีความต่างเฟส 90 องศา ดังนั้น [37] ได้นำเสนอวงจรกำเนิด สัญญาณสามเหลี่ยมแบบควอเดรเจอร์ด้วยอุปกรณ์ออปแอมป์ ซึ่งใช้ไอซีเบอร์ TL074 ในการ ออกแบบ ดังแสดงในรูปที่ 2.21 วงจรดังกล่าวประกอบด้วยวงจรอินทิเกรเตอร์ 2 วงจรและวงจร เปรียบเทียบ 2 วงจร รายละเอียดของวงจรอินทิเกรเตอร์และวงจรเปรียบเทียบมีดังนี้ วงจรอินทิเกร เตอร์ตัวที่หนึ่งประกอบด้วยอุปกรณ์ Op-Amp-1,  $R_1$ ,  $R_3$  และ  $C_1$  วงจรอินทิเกรเตอร์ตัวที่สอง ประกอบด้วยอุปกรณ์ Op-Amp-2,  $R_2$ ,  $R_4$  และ  $C_2$  วงจรเปรียบเทียบตัวที่หนึ่งประกอบด้วยอุปกรณ์ Op-Amp-3 และ  $R_5$  วงจรเปรียบเทียบตัวที่สองประกอบด้วยอุปกรณ์ Op-Amp-4 และ  $R_6$  การ ทำงานรวมของวงจรในรูปที่ 2.21 อธิบายได้ดังนี้ วงจรเปรียบเทียบตัวที่หนึ่งเปรียบเทียบแรงดันจาก โหนด  $V_{o1}$  เพื่อสร้างสัญญาณสี่เหลี่ยมที่โหนด  $V_{o3}$  ซึ่งมีขนาดประมาณแรงดันแหล่งจ่ายไฟเลี้ยง จากนั้น  $V_{o3}$  ส่งผ่านไปยังวงจรอินทิเกรเตอร์ตัวที่สองเพื่ออินทิเกรตสัญญาณสี่เหลี่ยมให้กลายเป็น สัญญาณสามเหลี่ยมที่โหนด  $V_{o2}$  ต่อมาสัญญาณที่จุด  $V_{o2}$  ถูกป้อนให้กับวงจรเปรียบเทียบตัวที่สอง เพื่อเปลี่ยนให้เป็นสัญญาณสี่เหลี่ยมที่โหนด  $V_{o4}$  มีขนาดเท่ากับ  $V_{o3}$  และถูกเลื่อนเฟส 90 องศา จากนั้นสัญญาณ  $V_{o4}$  ถูกป้อนให้วงจรอินทิเกรเตอร์ตัวที่หนึ่งเพื่อเปลี่ยนเป็นสัญญาณสามเหลี่ยมที่ โหนด  $V_{o3}$  เพราะฉะนั้นวงจรที่กล่าวมาสามารถให้สัญญาณสามเหลี่ยมได้ 2 สัญญาณและมีความ ต่างเฟส 90 องศา ขนาดของ  $V_{o1}$  ขึ้นอยู่กับ  $R_3$  และ  $C_1$ ส่วนขนาดของ  $V_{o2}$  ขึ้นอยู่กับ  $R_4$  และ  $C_2$ เมื่อกำหนด  $R_1 = R_2 = R_3 = R_4 = R$  และ  $C_1 = C_2 = C$  ความถี่ของสัญญาณสามเหลี่ยมคำนวนได้ดังนี้



รูปที่ 2.21 วงจรกำเนิคสัญญาณสามเหลี่ยมแบบควอเครเจอร์ด้วยออปแอมป์ [37]

(2.32)

พิจารณาสมการ (2.32) พบว่าความถี่ของสัญญาณสามเหลี่ยมปรับได้จากตัวเก็บประจุ และตัวด้านทานภายนอกโดยปราสจากผลกระทบจากอุณภูมิภายนอก อย่างไรก็ตามวงจรนี้ไม่ สามารถควบคุมขนาดและความถิ่ของสัญญาณสามเหลี่ยมได้ด้วยวิธีทางอิเล็กทรอนิกส์ รวมถึงใช้ อุปกรณ์พาสซีฟจำนวนมาก



2.5.6 วงจรกำเนิดสัญญาณสามเหลี่ยมหลายเฟสด้วยทรานซิสเตอร์ชนิด CMOS

ร**ูปที่ 2.22** วงจรกำเนิคสัญญาณสามเหลี่ยมหลายเฟสด้วยทรานซิสเตอร์ชนิด CMOS [38]

ในคริสต์ศักราชที่ 2011 [38] ได้นำเสนอวงจรกำเนิดสัญญาณสามเหลี่ยมหลายเฟส ด้วยทรานซิสเตอร์ชนิด CMOS (Complementary metal-oxide semiconductor) ขนาด 0.18 $\mu$ m แสดง ในรูปที่ 2.22 โดยอาศัยหลักการการกำเนิดสัญญาณที่ควบคุมด้วยแรงดันแบบผ่อนคลาย (Relaxation voltage controlled oscillator relaxation : VCO) ที่ ได้อธิบายไว้ใน [39-42] วงจรดังกล่าว ประกอบด้วยวงจร Relaxation VCO แบบ 4 เฟส [42] ที่ควบคุมด้วยแรงดันใบแอส  $V_{B1}$  และ  $V_{B2}$ ต่อแบบเรียงซ้อน (Cascade) กันจำนวน 2 วงจร ทำให้ได้สัญญาณสามเหลี่ยมทั้งหมด 8 เฟส ที่ โหนด a, b, c, d, f, g และ b โดยมีความต่างเฟส 45 องศา จากรูป ที่ 2.22 กำหนดให้  $C_1 = C_2 = C_3 = C_4 = C$  และใช้แหล่งจ่ายไฟเลี้ยง ( $V_{DD}$ ) เท่ากับ 1.8V ความถิ่งองสัญญาณสามเหลี่ยม สามารถคำนวณได้ดังนี้

(2.33)

เมื่อ I คือ ค่ากระแสไบแอสของตัวทรานซิสเตอร์ [42] และ V<sub>CM</sub> คือ แรงคัน Common-mode ที่เกิด จากการแบ่งแรงคันระหว่างทรานซิสเตอร์ M<sub>2</sub>, M<sub>11</sub> และ M<sub>12</sub> ซึ่งมีค่าประมาณ V<sub>DD</sub>/2 วงจร ดังกล่าวถูกออกแบบให้ปรับความถึ่ของสัญญาณสามเหลี่ยมได้จากตัวเก็บประจุ โดยมีค่าความถึ่ สูงสุดประมาณ 22.7MHz และมีขนาดของสัญญาณสามเหลี่ยมเท่ากับ 1.76V อย่างไรก็ตามวงจรนี้ไม่ สามารถควบคุมขนาดของสัญญาณสามเหลี่ยมได้ รวมถึงไม่มีการทดสอบประสิทธิภาพด้วยไอซีเชิง พาณิชย์

 $f = \frac{I}{8CV_{CM}}$ 

งากการทบทวนวรรณกรรมพบว่าใน [33-36] ออกแบบวงจรกำเนิดสัญญาณสามเหลี่ยม โดยใช้อุปกรณ์อิเล็กทรอนิกส์สำเร็จรูป ซึ่งให้สัญญาณเอาต์พุตสามเหลี่ยมได้เพียง 1 สัญญาณและ ทดสอบประสิทธิภาพของวงจรที่นำเสนอด้วยผลการจำลองเท่านั้น ถัดมาใน [37] ได้ใช้อุปกรณ์ ออปแอมป์ออกแบบวงจรกำเนิดสัญญาณแบบควอเครเจอร์ สามารถให้สัญญาณเอาต์พุตสามเหลี่ยม ได้ 2 สัญญาณที่มีความต่างเฟส 90 องศา วงจรมีโครงสร้างอย่างง่ายและมีผลการทดลองในทาง ปฏิบัติ ทว่าในการมอดูเลตแบบ PS-PWM ยังคงต้องการสัญญาณสามเหลี่ยมมากกว่า 2 สัญญาณ ต่อมาว่ามีผู้วิจัยกลุ่มหนึ่งใน [38] ได้ออกแบบวงจรกำเนิดสัญญาณสามเหลี่ยมโดยใช้ทรานซิสเตอร์ ชนิด CMOS ที่สามารถให้สัญญาณเอาต์พุตได้ถึง 8 สัญญาณ และมีความต่างเฟส 45 องศา ทว่าวงจร ดังกล่าวมีความซับซ้อนและไม่สามารถปรับขนาดของสัญญาณสามเหลี่ยมได้ รวมถึงมีเพียงผลการ

34

จำลองเท่านั้น ในการทบทวนวรรณกรรมทั้งหมดที่กล่าวมาสามารถสรุปภาพรวมได้ดังตารางที่ 2.1 อย่างไรก็ตามวิทยานิพนธ์นี้ต้องการวงจรกำเนิดสัญญาณสามเหลี่ยมที่ออกแบบด้วยไอซีเชิงพาณิชย์ และให้สัญญาณเอาต์พุตสามเหลี่ยมได้มากกว่า 2 สัญญาณ เพราะฉะนั้นจึงได้สังเคราะห์และ ออกแบบวงจรกำเนิดสัญญาณสามเหลี่ยมขึ้นมาเพื่อใช้ในการมอดูเลตความกว้างพัลส์ ซึ่งถูกอธิบาย ในบทถัดไป

|         |            |          | สัญญาณเอาต์พุต<br>สามเหลี่ยม |         | การปรับค่าทาง<br>อิเล็กทรอนิกส์ |        | ผลกระทบทาง |       | การทดสอบ    |         |
|---------|------------|----------|------------------------------|---------|---------------------------------|--------|------------|-------|-------------|---------|
| เอกสาร  | อุปกรณ์ที่ | ไอซีเชิง |                              |         |                                 |        | อุณหภูมิ   |       | ประสิทธิภาพ |         |
| อ้างอิง | ใช้ออกแบบ  | พาณิชย์  | •                            | ความ    | d                               |        | -7         |       | การ         | ทาง     |
|         |            |          | งานวน                        | ต่างเฟส | ความถ                           | ขนาด   | ความถ      | ขนาด  | จำลอง       | ปฏิบัติ |
| [33]    | CFOA       | -        | 1                            |         | ไม่ได้                          | ไม่ได้ | ไม่มี      | ไม่มี | มี          | ไม่มี   |
| [34]    | CCII       | -        |                              |         | ไม่ได้                          | ไม่ได้ | ไม่มี      | ไม่มี | มี          | ไม่มี   |
| [35]    | OTA        | -        | Ŧ                            |         | ได้                             | ได้    | ไม่มี      | ไม่มี | มี          | ไม่มี   |
| [36]    | MO-CFTA    | -        |                              | 01)     | ได้                             | ได้    | มี         | ไม่มี | มี          | ไม่มี   |
| [37]    | Op-Amp     | ใช้      | 2                            | 90°     | ไม่ได้                          | ไม่ได้ | ไม่มี      | ไม่มี | ไม่มี       | มี      |
| [38]    | CMOS       | 25       | 8                            | 45°     | ได้                             | ไม่ได้ | ใม่มี      | ไม่มี | r,          | ไม่มี   |
|         | Transistor |          |                              |         |                                 |        |            |       |             |         |

ตารางที่ 2.1 ภาพรวมของวงจรกำเนิดสัญญาณสามเหลี่ยมจากงานวิจัยที่ผ่านมา



# บทที่ 3

## การดำเนินงานวิจัย

จากที่มาและความสำคัญของการมอดูเลตความกว้างพัลส์ที่กล่าวมาในบทที่ 1 และศึกษา ทฤษฎีที่เกี่ยวข้องในบทที่ 2 ดังนั้นวิทยานิพนธ์นี้จึงได้สังเคราะห์และออกแบบวงจรมอดูเลตความ กว้างพัลส์หลายสัญญาณพาห์ด้วยวิธีเลื่อนเฟส โหมดกระแส โดยด้วยไอซีเชิงพาณิชย์โดย ประกอบด้วยวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟส และวงจรเปรียบเทียบ ซึ่งมีแผนผังของวงจร มอดูเลตความกว้างพัลส์ที่สังเคราะห์ดังรูปที่ 3.1 ในบทนี้อธิบายถึงรายละเอียดการสังเคราะห์และ ออกแบบวงจรมอดูเลตความกว้างพัลส์ โดยแบ่งหัวข้อได้ดังนี้

- การสังเคราะห์และออกแบบวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสโหมดกระแส

- การสังเคราะห์และออกแบบวงจรเปรียบเทียบโหมดกระแส
- การวิเคราะห์ค่าดิวตี้ไซเคิลของการมอดูเลตความกว้างพัลส์
- การวิเคราะห์กรณีไม่เป็นอุดมคติ



รูปที่ 3.1 แผนผังของวงจรมอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณพาห์ โหมดกระแส

#### 3.1 การสังเคราะห์และออกแบบวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสโหมดกระแส

ตามที่ได้ศึกษาหลักการกำเนิดสัญญาณสามเหลี่ยมและวงจรกำเนิดสัญญาณสามเหลี่ยม ด้วยอุปกรณ์ชนิดต่าง ๆ ที่ได้กล่าวไว้ในบทที่ 2 นั้น ในวิทยานิพนธ์ฉบับนี้จึงได้เลือกใช้อุปกรณ์ไอซี เชิงพาณิชย์เบอร์ LM13700 และ AD844 ในการสังเคราะห์วงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟส ซึ่งคุณสมบัติของไอซีและการวิเคราะห์วงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสอธิบายได้ดังต่อไปนี้

#### 3.1.1 ไอซีเบอร์ LM13700



LM13700 [43] เป็นอุปกรณ์ใอซีเชิงพาณิชย์ที่ผลิตโดยบริษัท Texas instruments จำกัด มีตำแหน่งขาดังแสดงในรูปที่ 3.2 (ก) ซึ่งภายในตัวอุปกรณ์ประกอบไปด้วยวงจรงยายความนำถ่าย โอน (Operational transconductance amplifier : OTA) และวงจรตามแรงดันที่มีค่าอิมพีแดนซ์สูง (High impedance voltage buffer) จำนวน 2 ชุด ที่อิสระต่อกัน โครงสร้างถูกออกแบบด้วย เทคโนโลยีทรานซิสเตอร์ไบโพลาร์ (Bipolar junction transistor : BJT) ตัวอุปกรณ์มีทั้งหมด 16 งา ภาคอินพุตของวงจรขยายกวามนำถ่ายโอนอยู่ที่งา 3, 4, 13 และ 14 ส่วนภาคเอาต์พุตอยู่ที่งา 5 และ 12 รับกระแสไบแอสภายนอกได้ที่งา 1 และ 16 สามารถปรับไบแอสไดโอดได้ที่งา 2 และ 15 ภาค อินพุตของวงจรตามแรงดันอยู่ที่งา 7 และ 10 ส่วนภาคเอาต์พุตอยู่ที่งา 8 และ 9 อุปกรณ์รับ แรงดันไฟเลี้ยงที่งา 6 และ 11 โดยทำงานตั้งแต่ระดับแรงดัน ±5V ถึง ±18V และรับกระแสไบแอส ภายนอกได้ต่ำสุด 10μA และสูงสุด 2mA ในรูปที่ 3.2 (ง) แสดงสัญลักษณ์ทางไฟฟ้าภายในไอซีต่อ 1 ชุด ซึ่งความสัมพันธ์ระหว่างแรงคันและกระแสในวงจรแต่ละชุดของ LM13700 แสดงได้คังนี้

$$\begin{bmatrix} I_{\text{in-}} \\ I_{\text{o}-} \\ I_{O} \\ V_{\text{BI}} \end{bmatrix} = \begin{bmatrix} 0 & 0 & 0 & 0 \\ 0 & 0 & 0 & 0 \\ g_{m} & -g_{m} & 0 & 0 \\ 0 & 0 & 0 & 1 \end{bmatrix} \begin{bmatrix} V_{\text{in-}} \\ V_{\text{in-}} \\ V_{O} \\ V_{BO} \end{bmatrix}$$
(3.1)

$$g_m = \frac{I_B}{2V_T} \tag{3.2}$$

เมื่อ <sub>8 m</sub> คือ ค่าความนำถ่ายโอนที่สามารถปรับได้ด้วยกระแสไบแอสภายนอก (Bias current : I<sub>B</sub>) แต่จะแปรเปลี่ยนไปตามศักดาความร้อน (Thermal voltage : V<sub>r</sub>) ที่มีค่าประมาณ 26mV ที่อุณภูมิ 27 องศาเซลเซียส

3.1.2 ใอซีเบอร์ AD844



AD844 [44] เป็นอุปกรณ์ ใอซีเชิงพาณิชย์ที่ผลิตโดยบริษัท Analog device จำกัด ซึ่ง ภายในเป็นวงจรขยายป้อนกลับกระแส (Current feedback amplifier : CFA) มีโครงสร้างเป็น ทรานซิสเตอร์ชนิด BJT โดยมีคุณลักษณะพิเศษคือ มีแบนด์วิดกว้าง อัตราสลูว์สูง ตอบสนอง ความถิ่ได้รวดเร็ว และสัญญาณรบกวนต่ำ มีตำแหน่งขาและสัญลักษณ์แสดงได้ดังรูปที่ 3.3 ภาค อินพุตของอุปกรณ์อยู่ที่ขา 2 และ 3 ส่วนภาคเอาต์พุตอยู่ที่ขา 5 และ 6 ทำงานที่ระดับแรงดันไฟเลี้ยง ตั้งแต่ ±4.5V ถึง ±18V โดยจ่ายไฟเลี้ยงเข้าที่ขา 4 และ 7 ความสัมพันธ์ระหว่างแรงคันและกระแส ของ AD844 ในแต่ละขาแสดงได้ดังนี้

$$\begin{bmatrix} I_{+} \\ V_{-} \\ I_{TZ} \\ V_{out} \end{bmatrix} = \begin{bmatrix} 0 & 0 & 0 & 0 \\ 1 & 0 & 0 & 0 \\ 0 & 1 & 0 & 0 \\ 0 & 0 & 1 & 0 \end{bmatrix} \begin{bmatrix} V_{+} \\ I_{-} \\ V_{TZ} \\ I_{out} \end{bmatrix}$$
(3.3)

จากคุณสมบัติของ CFA ค่าอิมพีแคนซ์ที่ขา 2 หรือขั้ว *V*\_ มีค่าต่ำ ทำให้สามารถป้อนกระแสอินพุต เข้าที่ขั้ว *V*\_ ได้ ซึ่งทำให้กระแสที่เอาต์พุตที่ขั้ว TZ เท่ากับกระแสอินพุตที่ป้อนเข้าไป ส่วนแรงดันที่ ขา 6 หรือขั้ว *V*\_\_ นั้นมีค่าเท่ากับแรงดันเอาต์พุตที่ขั้ว TZ เป็นไปตามสมการ (3.3) โดย *V*\_\_\_ มี ค่าสูงสุดไม่เกินแหล่งจ่ายแรงดันไฟเลี้ยง





รูปที่ 3.4 วงจรกำเนิคสัญญาณสามเหลี่ยม 4 เฟสที่สังเคราะห์

วงจรกำเนิคสัญญาณสามเหลี่ยม 4 เฟสที่สังเคราะห์ดังรูปที่ 3.4 แบ่งออกเป็น 2 ส่วน คือ 1) วงจรกำเนิคสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 1 (Part-1) 2) วงจรกำเนิคสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 2 (Part-2) การทำงานของวงจรกำเนิดสัญญาณสามเหลี่ยมดังกล่าวอาศัยหลักการของ ใอซีเบอร์ LM13700 และ AD844 ในช่วงที่เป็นเชิงเส้นและช่วงอิ่มตัว ซึ่งช่วงการทำงานที่เป็นเชิง เส้นได้ถูกอธิบายไว้ดังสมการ (3.1) และ (3.2) ส่วนถัดมาเป็นการอธิบายหลักการทำงานในช่วง อิ่มตัวของไอซีเบอร์ LM13700 พิจารณากระแสเอาต์พุต (I,) จากสมการ (3.1) แท้จริงนั้นมาจาก การประมาณก่าอันดับหนึ่งของอนุกรมเทเลอร์ในพจน์ของไฮเปอร์โบลิกแทนเจนต์ เพราะฉะนั้น แล้ว I, มีก่าดังนี้

$$I_o = I_B \tanh\left(\frac{V_{\text{in}+} - V_{\text{in}-}}{2V_T}\right)$$
(3.4)

โดยที่ V<sub>in+</sub> และ V<sub>in-</sub> คือ แรงคันอินพุตค้านบวกและค้านลบ ตามลำคับ ของไอซีเบอร์ LT1228 เมื่อ V<sub>in+</sub> –V<sub>in-</sub> >> 52mV หรือ V<sub>in+</sub> –V<sub>in-</sub> << -52mV ที่อุณหภูมิห้องหรือ 27 องศาเซลเซียส ทำให้ใน พจน์ของไฮเปอร์โบลิกแทนเจนต์ในสมการ (3.4) สามารถประมาณค่าได้ตามนี้

เมื่อแทนสมการ (3.5) ลงในสมการ (3.4) ดังนั้น I, สามารถเขียนเป็นสมการใหม่ได้ว่า

$$I_{o} = \begin{cases} I_{B}, & \text{if } V_{\text{in+}} - V_{\text{in-}} >> 52mV \\ -I_{B}, & \text{if } V_{\text{in+}} - V_{\text{in-}} << -52mV \end{cases}$$
(3.6)

จากสมการ (3.6) ทำให้อริบายได้ว่าเมื่อผลต่างของแรงดันอินพุตมีค่ามากกว่า 52mV มาก ๆ อุปกรณ์ จะเข้าสู่การทำงานในช่วงอิ่มตัวทำให้ขนาดของ I, นั้นขึ้นอยู่กับกระแสไบแอสภายนอก ส่วนการ ทำงานในช่วงอิ่มตัวของไอซีเบอร์ AD844 ถ้าขั้ว TZ และ V<sub>+</sub> ถูกต่อแบบลอยและลงกราวด์ ตามลำดับนั้น เมื่อป้อนกระแสเข้าที่ขั้ว V<sub>-</sub> (I<sub>-</sub>) ทำให้ได้ว่าแรงดันที่ขั้ว TZ เป็นไปตามนี้

$$V_{TZ} \approx \begin{cases} V_{CC}, & \text{if } I_{-} \ge 0 \\ V_{EE}, & \text{if } I_{-} \le 0 \end{cases}$$

$$(3.7)$$

โดยที่  $V_{cc}$  และ  $V_{ee}$  คือ แรงคันไฟเลี้ยงค้านบวกและค้านลบ ตามลำคับ

จากวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 1 ในรูปที่ 3.4 ประกอบไปด้วย วงจรชมิตต์ทริกเกอร์ (Schmitt trigger-1) และวงจรอินทิเกรเตอร์ (Integrator-1) ในส่วนของวงจร Schmitt trigger-1 นั้นประกอบด้วยไอซี AD844-1, LM13700-1/1 และ LM13700-1/2 เห็นได้ว่าขั้ว TZ ของ AD844-1 นั้นเชื่อมต่ออยู่กับขั้ว V<sub>+</sub> และ V<sub>-</sub> ของ LM13700-1/1 และ LM13700-1/2 ตามลำดับ ด้วยคุณสมบัติของ OTA ภายในไอซี LM13700 ค่าอิมพีแดนซ์ทางด้านอินพุตนั้นมีค่าสูง มากจึงเสมือนว่าขั้ว TZ ของ AD844-1 ถูกเชื่อมต่อแบบลอย ส่วนด้านอินพุตของ AD844-1 รับ กระแสป้อนกลับ (I<sub>1</sub>) เพราะฉะนั้นจึงทำให้ได้ว่าแรงดันที่จุด V<sub>1</sub> มีค่าประมาณ

$$V_{1} \approx \begin{cases} V_{CC}, & \text{if } I_{f1} \ge 0 \\ V_{EE}, & \text{if } I_{f1} \le 0 \end{cases}$$

$$(3.8)$$

ทางด้านอินพุตของ LM13700-1/1 และ LM13700-1/2 มีแรงดันเท่ากับ V<sub>1</sub> ซึ่งมีค่าประมาณ แรงดันไฟเลี้ยง ทำให้อุปกรณ์ทำงานในช่วงอิ่มตัว ดังนั้นกระแสเอาต์พุตของ LM13700-1/1 และ LM13700-1/2 มีค่า

$$I_{1} = \begin{cases} I_{B1}, \text{ if } I_{f1} \ge 0 \\ -I_{B1}, \text{ if } I_{f1} \ge 0 \\ I_{2} = \begin{cases} -I_{B2}, \text{ if } I_{f1} \ge 0 \\ I_{B2}, \text{ if } I_{f1} \ge 0 \\ I_{B2}, \text{ if } I_{f1} \le 0 \end{cases}$$
(3.9)  
annaunts (3.9) ແละ (3.10) พบว่าขนาดของ  $I_{1}$  ແละ  $I_{2}$  เปลี่ยนแปลงไปตามค่ากระแสไบแอส  $I_{B1}$   
ແละ  $I_{B2}$  ตามดำคับ

รูปที่ 3.5 กราฟคุณลักษณะของวงจร Schmitt trigger-1

เมื่อวิเคราะห์วงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 1 พบว่า I<sub>1</sub> ในสมการ (3.9) คือ กระแสเอาต์พุตของวงจร Schmitt trigger-1 มีลักษณะเป็นสัญญาณสี่เหลี่ยม ซึ่งมีการ เปลี่ยนแปลงของขนาดอยู่ 2 สถานะ คือ I<sub>B1</sub> และ –I<sub>B1</sub> โดยการเปลี่ยนสถานะนั้นขึ้นอยู่กับ I<sub>J1</sub> เกิด จากผลรวมของ I<sub>2</sub> กับ I<sub>4</sub> โดยเงื่อนไขการกำเนิดสัญญาณขึ้นอยู่กับ I<sub>2</sub> และ I<sub>4</sub> ถ้ากระแสขีดเริ่ม ด้านสูง (Upper threshold current) และกระแสขีดเริ่มด้านต่ำ (Lower threshold current) มีค่าเท่ากับ  $I_{B2}$  และ  $-I_{B2}$  ตามลำดับ กราฟคุณลักษณะของวงจร Schmitt trigger-1 แสดงได้ดังรูปที่ 3.5 ซึ่ง สามารถอธิบายได้ว่า  $I_1$  จะเปลี่ยนสถานะจาก  $I_{B1}$  ไปเป็น  $-I_{B1}$  เมื่อ  $I_2 + I_4$  มีค่ามากกว่าหรือเท่ากับ  $I_{B2}$  และกลับไปเป็นสถานะ  $I_{B1}$  เมื่อ  $I_2 + I_4$  น้อยกว่าหรือเท่ากับ  $-I_{B2}$  เพราะฉะนั้นสรุปได้ว่าวงจร Schmitt trigger-1 มีเรื่อนไขการกำเนิดสัญญาณคือ  $-I_{B2} \ge I_2 + I_4 \ge I_{B2}$ 

วงจร Integrator-1 ซึ่งทำหน้าที่เปลี่ยนสัญญาณสี่เหลี่ยมให้เป็นสัญญาณสามเหลี่ยม ประกอบไปด้วยไอซี AD844-2, LM13700-2/1, LM13700-2/2, LM13700-3/1, LM13700-3/2, และ ตัวเก็บประจุแบบลงกราวด์ตัวที่ 1 (*C*<sub>1</sub>) จาก AD844-2 พบว่าขั้ว TZ ต่อกับตัวเก็บประจุที่โหนด *V*<sub>c1</sub> ดังนั้นอุปกรณ์ LM13700 จึงทำงานในช่วงที่เป็นเชิงเส้น ทำให้กระแสเอาต์พุตของ LM13700-2/1 และ LM13700-2/2 แสดงดังนี้

$$I_{\rm mil} = g_{m3} V_{Cl} \tag{3.11}$$

ແລະ

$$_{m4}V_{C1}$$
 (3.12)

้ส่วนกระแสเอาต์พุตของ LM13700-3/1และ LM13700-3/2 นั้นมีค่าดังนี้

$$g_{m5}V_{C1}$$
 (3.13)

ແລະ

$$I_{\rm tri2} = -g_{m6}V_{C1} \tag{3.14}$$

จากสมการ (3.11), (3.12), (3.13) และ (3.14) พบว่ากระแสเอาต์พุตเหล่านี้เปลี่ยนแปลงไปตามค่า แรงดันคร่อมตัวเก็บประจุตัวที่ 1 (*V<sub>c1</sub>*) และค่า <sub>*S<sub>m</sub>* โดยที่ *V<sub>c1</sub>* นั้นมีช่วงเวลาในการเก็บประจุและ คายประจุ ซึ่งทำให้มีลักษณะเป็นสัญญาณสามเหลี่ยมและแปรผันไปตามเวลาแสดงให้เห็นดังรูปที่ 3.6 ดังนั้น *I<sub>ui1</sub>*, *I*<sub>4</sub>, *I*<sub>5</sub> และ *I<sub>ui2</sub>* สามารถปรับอัตราขยายได้จากค่า <sub>*S<sub>m</sub>* โดยการปรับจาก กระแสไบแอสภายนอกดังสมการ (3.2)</sub></sub>

 $I_{5} = -g$ 

ในรูปที่ 3.6 แสดงความสัมพันธ์ระหว่างกระแสและแรงดันของตัวเก็บประจุ ซึ่งใช้ อธิบายหลักการทำงานของวงจร Integrator-1 ใด้ดังนี้ เมื่อ AD844-2 รับอินพุตจากวงจร Schmitt trigger-1 ดังนั้นกระแสที่ไหลผ่าน C<sub>1</sub> (i<sub>c1</sub>) เท่ากับ I<sub>1</sub> เมื่อ i<sub>c1</sub> มีค่าเป็น I<sub>B1</sub> ทำให้ V<sub>c1</sub> มีค่าเท่ากับ +V<sub>c1</sub> หลังจากนั้นเริ่มลดระดับลงไปเรื่อย ๆ จนกระทั่ง i<sub>c1</sub> มีค่าเป็น –I<sub>B1</sub> ทำให้ V<sub>c1</sub> มีค่าเท่ากับ –V<sub>c1</sub> จากนั้น V<sub>c1</sub> เพิ่มระดับขึ้นไปเรื่อย ๆ จนกว่า i<sub>c1</sub> นั้นเริ่มเปลี่ยนสถานะอีกครั้งและวนกลับมาทำงาน เช่นเดิม จุดยอดคลื่นหรือขนาดของแรงดันคร่อมตัวเก็บประจุ (|V<sub>c1</sub>|) สามารถวิเคราะห์ได้จาก เงื่อนไขการกำเนิดสัญญาญของวงจร Schmitt trigger-1 โดยพิจารณาในช่วงที่ขนาดของ I<sub>4</sub> เท่ากับ ขนาดของ I<sub>2</sub> จึงได้ว่า

$$|I_4| = |I_2|$$
  
 $\frac{I_{B4}}{2V_T}|V_{C1}| = I_{B2}$   
 $|V_{C1}| = \frac{I_{B2}}{g_{m4}} = \frac{2V_T I_{B2}}{I_{B4}}$  (3.15)  
แทนสมการ (3.15) ถงในสมการ (3.11), (3.13) และ (3.14) ทำให้ขนาดของ  $I_{tril}$ ,  $I_5$  และ  $I_{tri2}$   
กำนวณได้ดังนี้

$$|I_{\rm tril}| = \frac{I_{B2}I_{B3}}{I_{B4}},$$
(3.16)

$$|I_{5}| = \frac{I_{B2}I_{B5}}{I_{B4}}$$
(3.17)

(3.18)

ແລະ



ร**ูปที่ 3.6** รูปคลื่นสัญญาณกระแสและแรงคันของ C<sub>1</sub>

## คาบของสัญญาณสามเหลี่ยม (T) สามารถคำนวณได้จากความสัมพันธ์ระหว่าง กระแสและแรงคันของตัวเก็บประจุในรูปที่ 3.6 แสดงได้ดังสมการต่อไปนี้

$$\frac{T}{2} = \frac{C_1}{i_{C1}} \int_{-V_{C1}}^{V_{C1}} dV_{C1}$$
(3.19)

เมื่อ  $|i_{c1}| = I_{B1}$  และ  $V_{c1}$  มีค่าดังสมการ (3.15) ทำให้สมการ (3.19) เขียนใหม่ได้ดังนี้

$$T = \frac{8V_T I_{B2} C_1}{I_{B1} I_{B4}}$$
(3.20)

และความถิ่ของสัญญาณสามเหลี่ยม ( ƒ ) หาได้โดย

$$f = \frac{1}{T} = \frac{I_{B1}I_{B4}}{8V_T I_{B2}C_1}$$
(3.21)

จากวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 1 วงจรสามารถให้สัญญาณเอาต์พุด สามเหลี่ยมได้ 2 สัญญาณได้แก่  $I_{m1}$  และ  $I_{m2}$  ซึ่งมีเฟสตรงข้ามกัน โดยมี  $I_s$  เป็นสัญญาณ สามเหลี่ยมที่มีเฟสเดียวกันกับ  $I_{m2}$  เพื่อใช้เป็นสัญญาณอินพุตให้กับวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 2 เมื่อ  $I_4$  เป็นสัญญาณจากวงจรอินทิเกรเตอร์ที่ป้อนกลับไปยังวงจรชมิตต์ทริกเกอร์ ที่ ไปรวมกับ  $I_2$  เพื่อ กระตุ้นให้เกิดสัญญาณ โดยที่วงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 1 มี เงื่อนไขการกำเนิดสัญญาณดือ  $-I_{g2} \ge I_2 + I_4 \ge I_{g2}$  ซึ่งผลรวมของ  $I_2$  กับ  $I_4$  ต้องอยู่ในช่วงของ กระแสขีดเริ่ม หากพิจารณา  $I_2$  และ  $I_4$  ในสมการ (3.10) และ (3.12) ตามถำดับ พบว่าสัญญาณ ดังกล่าวปรับค่าได้จาก  $I_{g2}$  และ  $I_{g4}$  ตามถำดับ ทว่ากระแสขีดเริ่มขึ้นอยู่กับ  $I_2$  จึงต้องกำหนดให้  $I_4$ มีขนาดมากกว่า  $I_2$  ซึ่งการใช้งานทำได้โดยการปรับให้  $I_{g4} \ge I_{g2}$  แตราะฉะนั้นสรุปได้ว่าขนาดของ  $I_{m1}$ ,  $I_5$  และ  $I_{m2}$  สามารถกวบคุมได้อิสระจากอุณหภูมิด้วย  $I_{g3}$ ,  $I_{g5}$  และ  $I_{g6}$  ดังสมการ (3.16), (3.17) และ (3.18) ตามถำดับ โดยไม่ส่งผลต่อเงื่อนไขการกำเนิดสัญญาณ ความถิ่ของสัญญาณ สามเหลี่ยมดังสมการ (3.21) สามารถกวบคุมได้โดยอิสระจากเงื่อนไขของการกำเนิดสัญญาณ สามเหลี่ยมจาก  $I_{g1}$  และกำหนดให้  $C_1$  เป็นก่าดงที่

วงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 2 ในรูปที่ 3.4 ประกอบด้วยวงจร Schmitt trigger-2 ที่ต่อร่วมกับวงจร Integrator-2 ซึ่งมีลักษณะการทำงานเช่นกันกับวงจรส่วนที่ 1 ในส่วนของวงจร Schmitt trigger-2 ประกอบด้วยไอซี AD844-3, LM13700-4/1 และ LM13700-4/2 เมื่อพิจารณาที่โหนด V<sub>2</sub> พบว่า

45

$$V_2 \approx \begin{cases} V_{CC}, & \text{if } I_{f2} \ge 0 \\ V_{EE}, & \text{if } I_{f2} \le 0 \end{cases}$$
(3.22)

ดังนั้นจึงทำให้กระแสเอาต์พุตของ LM13700-4/1 และ LM13700-4/2 เป็นไปตามนี้

$$I_{7} = \begin{cases} I_{B7}, & \text{if } I_{f2} \ge 0 \\ -I_{B7}, & \text{if } I_{f2} \le 0 \end{cases}$$
(3.23)

ແລະ

$$I_8 = \begin{cases} -I_{B8}, & \text{if } I_{f2} \ge 0\\ I_{B8}, & \text{if } I_{f2} \le 0 \end{cases}$$
(3.24)

เมื่อ  $I_7$  คือ กระแสเอาต์พุดของวงจร Schmitt trigger-2 ที่มีลักษณะเป็นสัญญาณสี่เหลี่ยม เช่นเดียวกันกับวงจร Schmitt trigger-1 ซึ่งขนาดมีการเปลี่ยนแปลงอยู่ 2 สถานะ คือ  $I_{B7}$  และ  $-I_{B7}$ โดยการเปลี่ยนสถานะขึ้นอยู่กับ  $I_{J2}$  ที่เกิดจากผลรวมของ  $I_5$ ,  $I_8$  และ  $I_{10}$  ถ้ากระแสขีดเริ่มด้านสูง และกระแสขีดเริ่มด้านต่ำมีค่าเท่ากับ  $I_{B8}$  และ  $-I_{B8}$  ตามถำดับ กราฟแสดงคุณลักษณะของวงจร Schmitt trigger-2 แสดงให้เห็นดังรูปที่ 3.7 ซึ่งอธิบายได้ว่า  $I_7$  จะเปลี่ยนสถานะจาก  $I_{B7}$  ไปเป็น  $-I_{B7}$  เมื่อ  $I_5 + I_8 + I_{10}$  มีค่ามากกว่าหรือเท่ากับ  $I_{B8}$  และกลับไปเป็นสถานะ  $I_{B7}$  เมื่อ  $I_5 + I_8 + I_{10}$ น้อยกว่าหรือเท่ากับ  $-I_{B8}$  ซึ่งสรุปได้ว่าเงื่อนไขการกำเนิดสัญญาณวงจร Schmitt trigger-2 คือ  $-I_{B8} \ge I_5 + I_8 + I_{10} \ge I_{B8}$ 



รูปที่ 3.7 กราฟคุณลักษณะของวงจร Schmitt trigger-2

วงจร Integrator-2 ประกอบด้วยไอซี AD844-4, LM13700-5/1, LM13700-5/2 และ LM13700-6/1 ที่ตัวร่วมกับตัวเก็บประจุแบบลงกราวค์ตัวที่ 2 (C<sub>2</sub>) วิเคราะห์การทำงานของอุปกรณ์ ดังกล่าวพบว่า กระแสเอาต์พุตจาก LM13700-5/1, LM13700-5/2 และ LM13700-6/1 ที่ทำงาน ในช่วงเชิงเส้นมีค่าตามลำดับดังนี้

$$I_{\rm tri3} = g_{m9} V_{C2}, \tag{3.25}$$

$$I_{10} = -g_{m10}V_{C2} \tag{3.26}$$

ແລະ

$$I_{\rm tri4} = -g_{m11}V_{C2} \tag{3.27}$$

พิจารณาสมการ (3.25), (3.26) และ (3.27) พบว่า I<sub>เม3</sub>, I<sub>10</sub> และ I<sub>เม4</sub> แปรผันไปตามค่าแรงคันคร่อม ตัวเก็บประจุตัวที่ 2 (V<sub>c2</sub>) และค่า <sub>8m</sub> โดยที่ V<sub>c2</sub> เป็นสัญญาณสามเหลี่ยมแสดงให้เห็นดังรูปที่ 3.8 และ <sub>8m</sub> เป็นส่วนอัตราขยาย ดังนั้น I<sub>เม3</sub>, I<sub>10</sub> และ I<sub>เม4</sub> จึงปรับค่าได้จากกระแสไบแอสภายนอก ซึ่ง เป็นไปในทิศทางเดียวกันกับวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 1

จากรูปที่ 3.8 เมื่อวิเคราะห์ V<sub>c2</sub> ในช่วงที่มีค่าสูงสุดไปจนถึงศูนย์ โดยใช้ความสัมพันธ์ ระหว่างแรงคันและกระแสจากตัวเก็บประจุ จึงสามารถคำนวณขนาดของแรงคันคร่อมตัวเก็บประจุ (|V<sub>c2</sub>|) ได้ดังนี้



ร**ูปที่ 3.8** รูปคลื่นสัญญาณกระแสและแรงคันของ C<sub>2</sub>

เนื่องด้วยวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 1 ส่งผ่าน I, ที่เป็นสัญญาณอินพุตให้กับ วงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 2 ดังนั้นคาบของสัญญาณในวงจรกำเนิดสัญญาณ สามเหลี่ยม 4 เฟสส่วนที่ 2 จึงมีค่าเป็นไปตามสมการที่ (3.20) เมื่อ  $|i_{C2}| = I_{\scriptscriptstyle B7}$  ฉะนั้นจากสมการ (3.28) เขียนใหม่เป็น

$$\left|V_{C_{2}}\right| = \frac{2V_{T}I_{B_{2}}I_{B_{7}}C_{1}}{I_{B_{1}}I_{B_{4}}C_{2}}$$
(3.29)

แทนสมการ (3.29) ลงในสมการ (3.25), (3.26) และ (3.27) กำหนดให้  $C_1 = C_2 = C$  ดังนั้นขนาด 

$$|I_{\rm tri3}| = \frac{I_{B2}I_{B7}I_{B9}}{I_{B1}I_{B4}},$$
(3.30)

$$|I_{10}| = \frac{I_{B2}I_{B7}I_{B10}}{I_{B1}I_{B4}}$$
(3.31)

ແລະ

$$|I_{10}| = \frac{I_{B2}I_{B7}I_{B10}}{I_{B1}I_{B4}}$$
(3.31)  
$$|I_{ui4}| = \frac{I_{B2}I_{B7}I_{B11}}{I_{B1}I_{B4}}$$
(3.32)

จากวงจรกำเนิคสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 2 สรุปได้ว่าวงจรให้สัญญาณ เอาต์พุตสามเหลี่ยมที่มีเฟสตรงข้ามกัน 2 สัญญาณคือ  $I_{
m m3}$  และ  $I_{
m m4}$  เมื่อ  $I_{
m s}$  จากวงจรกำเนิดสัญญาณ สามเหลี่ยม 4 เฟสส่วนที่ 1 ที่เป็นสัญญาณอินพุคใช้เชื่อมระหว่างวงจรกำเนิคสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 1 กับส่วนที่ 2 และ I10 ที่เป็นสัญญาณจากวงจรอินทิเกรเตอร์รวมกับ Is จากวงจรชมิตต์ ทริกเกอร์ จึงเกิดเป็นเงื่อนไขการกำเนิดสัญญาณของวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 2 ใด้ดังนี้  $-I_{B8} \ge I_5 + I_8 + I_{10} \ge I_{B8}$  ซึ่งผลรวมของ  $I_5$ ,  $I_8$  และ  $I_{10}$  ต้องอยู่ในช่วงของกระแสขีคเริ่ม พิจารณา I<sub>5</sub> , I<sub>8</sub> และ I<sub>10</sub> ในสมการ (3.13), (3.24) และ (3.26) ตามลำคับ พบว่าสัญญาณดังกล่าว ปรับค่าใค้จาก  $I_{\scriptscriptstyle BS},~I_{\scriptscriptstyle BS}$  และ  $I_{\scriptscriptstyle B10}$  ตามลำคับ แต่เนื่องค้วยกระแสงีคเริ่มขึ้นอยู่กับ  $I_{\scriptscriptstyle S}$  เพราะฉะนั้น ผลรวมของ I, กับ I, ต้องมีขนาดมากกว่า I, ในการใช้งานสามารถทำได้โดยการปรับให้  $I_{\scriptscriptstyle B5} + I_{\scriptscriptstyle B10} \geq I_{\scriptscriptstyle B8}$  เพราะฉะนั้นสรุปได้ว่าขนาดของ  $I_{\scriptscriptstyle tri3}$  และ  $I_{\scriptscriptstyle tri4}$  สามารถควบคุมขนาดให้อิสระต่อ เงื่อนใขการกำเนิดสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 1 ใด้ด้วย  $I_{\scriptscriptstyle B9}$  และ  $I_{\scriptscriptstyle B11}$  โดยกำหนด  $I_{\scriptscriptstyle B7}$  เป็น ้ ค่าคงที่ อย่างไรก็ตามขนาดของ  $I_{
m ti3}$  และ  $I_{
m ti4}$  ยังคงขึ้นอยู่กับความถิ่ของสัญญาณสามเหลี่ยม เนื่องจาก  $I_{\scriptscriptstyle B1}$  ซึ่งสามารถชดเชยได้จากการปรับ  $I_{\scriptscriptstyle B9}$  และ  $I_{\scriptscriptstyle B11}$  แสดงดังสมการ (3.16) และ (3.17) ้ตามลำดับ โดยขนาดของสัญญาณสามเหลี่ยมดังกล่าวปราศจากผลกระทบของอุณหภูมิ นอกจากนี้ การปรับขนาดของสัญญาณคังกล่าวยังไม่ส่งผลกระทบต่อเงื่อนไขการกำเนิคสัญญาณของวงจร กำเนิคสัญญาณสามเหลี่ยม 4 เฟสส่วนที่ 2



ร**ูปที่ 3.9** ความสัมพันธ์เฟสของสัญญาณสามเหลี่ยมจากวงจรกำเนิคสัญญาณสามเหลี่ยม4 เฟสที่ สังเคราะห์ในกรณีที่สัญญาณสามเหลี่ยมมีเฟสต่างกัน 90 องศา

การวิเคราะห์ความสัมพันธ์ความต่างเฟสของสัญญาณสามเหลี่ยม 4 เฟส เมื่อพิจารณาจาก รูปที่ 3.4 พบว่า *I*, เป็นสัญญาณสามเหลี่ยมที่เหมือนกับ  $I_{m2}$  โดยมีเฟสต่างกับ  $I_{m1}$  อยู่ 180 องศา ซึ่ง *I*, เป็นอินพุตของวงจรกำเนิดสัญญาณ 4 เฟสส่วนที่ 2 ที่ป้อนให้กับวงจรชมิตต์ทริกเกอร์ของ ส่วนนี้ จุดที่ *I*, เท่ากับผลรวมของ *I*, และ  $I_{10}$  เป็นจุดยอดคลื่นของ  $I_{m3}$  ถ้าผลรวมของ *I*, และ  $I_{10}$ เท่ากับจุดสูงสุดของ *I*, ส่งผลให้  $I_{m3}$  มีเฟสตรงกันกับ  $I_{m2}$  และมีเฟสต่างกับ  $J_{m1}$  อยู่ 180 องศา แสดงดังรูปที่ 3.9 ดังนั้นความต่างเฟสของสัญญาณสามเหลี่ยมขึ้นอยู่กับอัตราส่วนระหว่างผลรวม ของ *I*, และ  $I_{10}$  ต่อ *I*, แต่ทั้งนี้พบว่าค่าความต่างเฟสระหว่าง  $I_{m3}$  กับ  $I_{m1}$  และ  $I_{m4}$  กับ  $I_{m2}$  มีค่า ไม่เกิน 90 องศา จึงหาความสัมพันธ์ดังกล่าวได้จากสมการดังต่อไปนี้

$$\theta_{\frac{I_{m4}}{I_{m2}}} = \theta_{\frac{I_{m3}}{I_{m1}}} = 90^{\circ} - \left(\frac{I_8 - I_{10}}{I_5} \times 90^{\circ}\right)$$
(3.33)

เมื่อทราบว่าความต่างเฟสของสัญญาณสามเหลี่ยมขึ้นอยู่กับสัญญาณ I<sub>5</sub>, I<sub>8</sub> และ I<sub>10</sub> ดังนั้นสามารถวิเคราะห์จากขนาดของสัญญาณดังกล่าวได้โดยการแทนค่าสมการ (3.17), (3.24) และ (3.26) ลงในสมการ (3.33) ทำให้กำนวณค่าความต่างเฟสของ I<sub>เก๋3</sub> กับ I<sub>เก๋1</sub> และ I<sub>เก๋4</sub> กับ I<sub>เก๋2</sub> ได้ดังต่อไปนี้

$$\theta_{\underline{I_{m3}}} = \theta_{\underline{I_{m3}}} = 90^{\circ} - \left(\frac{|I_8| - |I_{10}| \times 90^{\circ}}{|I_5|} \times 90^{\circ}\right) = 90^{\circ} - \left[\frac{I_{B8} - \frac{I_{B2}I_{B7}I_{B10}}{I_{B1}I_{B4}}}{\frac{I_{B2}I_{B5}}{I_{B4}}} \times 90^{\circ}\right]$$
(3.34)

ดังนั้นเราสามารถหาความต่างเฟสระหว่าง I<sub>แ่1</sub> กับ I<sub>แ่4</sub> และ I<sub>แ่3</sub> กับ I<sub>แ่2</sub> ได้ดังนี้

$$\theta_{\frac{I_{mi}}{I_{mi4}}} = 180^{\circ} - \theta_{\frac{I_{mi3}}{I_{mi1}}} = 90^{\circ} + \left[\frac{I_{B8} - \frac{I_{B2}I_{B7}I_{B10}}{I_{B1}I_{B4}}}{\frac{I_{B2}I_{B5}}{I_{B4}}} \times 90^{\circ}\right]$$
(3.35)

$$\theta_{I_{\frac{m3}{I_{m2}}}} = 180^{\circ} + \theta_{I_{\frac{m3}{I_{m1}}}} = 270^{\circ} - \left[\frac{I_{B2}I_{B7}I_{B10}}{I_{B1}I_{B4}} \times 90^{\circ}\right]$$
(3.36)

จากสมการ (3.34), (3.35) และ (3.36) ความต่างเฟสของสัญญาณสามเหลี่ยมสามารถปรับได้จาก I<sub>B7</sub> โดยอิสระจากเงื่อนไขการกำเนิดสัญญาณและขนาดของ I<sub>tti1</sub> กับ I<sub>tti2</sub> อย่างไรก็ตามการปรับ ความต่างเฟสยังคงส่งผลต่อขนาดของ I<sub>tti3</sub> กับ I<sub>tti4</sub> ซึ่งสามารถชดเชยได้จากการปรับ I<sub>B9</sub> และ I<sub>B11</sub>

#### 3.2 การสังเคราะห์และออกแบบวงจรเปรียบเทียบสัญญาณโหมดกระแส

การมอดูเลตความกว้างพัลส์หรือการสร้างสัญญาณ PWM (*I*<sub>PWM</sub>) นั้นสร้างได้จากการ เปรียบเทียบระหว่างสองสัญญาณ ได้แก่ สัญญาณพาห์ (Carrier signals) และสัญญาณอ้างอิง (Reference signals) ดังนั้นในวิทยานิพนธ์นี้จึงได้สังเคราะห์วงจรเปรียบเทียบสัญญาณ โหมดกระแส โดยใช้ไอซีเบอร์ AD844 และ LM13700 แสดงในรูปที่ 3.10 เพื่อเปรียบเทียบระหว่างสัญญาณพาห์ รูปคลื่นสามเหลี่ยม (Triangular carrier signal : *I*<sub>m</sub>) ที่มาจากวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟส ในรูปที่ 3.4 และสัญญาณอ้างอิงรูปคลื่นไซน์จากภายนอก (Sinusoidal reference signal : *I*<sub>ref</sub>) โดย อาศัยหลักการทำงานในช่วงอิ่มตัวของอุปกรณ์ AD844 และ LM13700 ที่ได้อธิบายไว้ใน หัวข้อที่ 3.1.3



จากรูปที่ 3.10 พิจารณาแรงคันที่ขั้ว TZ ของ AD844-5 (V<sub>5</sub>) พบว่าในกรณีที่ I<sub>ref</sub> มากกว่าหรือเท่ากับ I<sub>tri1</sub> ส่งผลให้ I<sub>f5</sub> มีทิศทางเป็นบวก ซึ่ง V<sub>5</sub> มีค่าประมาณ V<sub>cc</sub> ถ้า I<sub>ref</sub> น้อยกว่าหรือเท่ากับ I<sub>tri1</sub> ส่งผลให้ I<sub>f5</sub> มีทิศทางเป็นถบ ซึ่ง V<sub>5</sub> มีค่าประมาณ V<sub>EE</sub> โดย V<sub>5</sub> สามารถเขียนเป็นสมการได้ดังนี้

$$V_5 \approx \begin{cases} V_{CC}, & \text{if } I_{f5} \ge 0, \text{ when } I_{ref} \ge I_{tril} \\ V_{EE}, & \text{if } I_{f5} \le 0, \text{ when } I_{ref} \le I_{tril} \end{cases}$$
(3.37)

เพราะฉะนั้นแรงคันที่โหนค  $V_{\rm s}, V_{\rm s}$  และ  $V_{\rm s}$  สามารถอธิบายได้คังสมการต่อไปนี้

$$V_{6} \approx \begin{cases} V_{CC}, & \text{if } I_{f6} \ge 0, & \text{when } I_{ref} \ge I_{tri2} \\ V_{EE}, & \text{if } I_{f6} \le 0, & \text{when } I_{ref} \le I_{tri2} \end{cases},$$
(3.38)

51

$$V_7 \approx \begin{cases} V_{CC}, & \text{if } I_{f7} \ge 0, \text{ when } I_{ref} \ge I_{tri3} \\ V_{EE}, & \text{if } I_{f7} \le 0, \text{ when } I_{ref} \le I_{tri3} \end{cases}$$
(3.39)

ແລະ

$$V_8 \approx \begin{cases} V_{CC}, & \text{if } I_{f8} \ge 0, & \text{when } I_{ref} \le I_{tri4} \\ V_{EE}, & \text{if } I_{f8} \le 0, & \text{when } I_{ref} \ge I_{tri4} \end{cases}$$
(3.40)

เมื่อ <sub>V<sub>6</sub></sub>, <sub>V<sub>7</sub></sub> และ <sub>V<sub>8</sub></sub> เชื่อมต่อกับขั้ว <sub>V<sub>in+</sub></sub> ของ LM13700-6/2, LM13700-7/1, LM13700-7/2 และ LM13700-8/1 ส่งผลให้อุปกรณ์ทั้งหมดทำงานในช่วงอิ่มตัวดังนั้น กระแสเอาต์พุตของ LM13700-6/2, LM13700-7/1, LM13700-7/2 และ LM13700-8/1 มีก่าดังต่อไปนี้ตามลำดับ

$$I_{PWM1} = \begin{cases} I_{B12}, & \text{if } I_{f5} \ge 0, & \text{when } I_{tril} \le I_{ref} \\ -I_{B12}, & \text{if } I_{f5} \le 0, & \text{when } I_{tril} \ge I_{ref} \end{cases},$$
 (3.41)

$$I_{PWM2} = \begin{cases} I_{B13}, & \text{if } I_{f6} \ge 0, & \text{when } I_{tri2} \le I_{ref} \\ -I_{B13}, & \text{if } I_{f6} \le 0, & \text{when } I_{tri2} \ge I_{ref} \end{cases},$$
(3.42)

$$I_{PWM3} = \begin{cases} I_{B14}, & \text{if } I_{f7} \ge 0, & \text{when } I_{tri3} \le I_{ref} \\ -I_{B14}, & \text{if } I_{f7} \le 0, & \text{when } I_{tri3} \ge I_{ref} \end{cases}$$
(3.43)

ແລະ

$$I_{PWM4} = \begin{cases} I_{B15}, & \text{if } I_{f8} \ge 0, & \text{when } I_{tri4} \le I_{ref} \\ -I_{B15}, & \text{if } I_{f8} \le 0, & \text{when } I_{tri4} \ge I_{ref} \end{cases}$$
(3.44)

จากสมการ (3.41), (3.42), (3.43) และ (3.44) พบว่าขนาดของสัญญาณ PWM มีการเปลี่ยนแปลง เป็นสถานะบวกหรือสบนั้นขึ้นอยู่กับการเปรียบเทียบระหว่างสัญญาณพาห์รูปคลื่นสามเหลี่ยมกับ สัญญาณอ้างอิงรูปคลื่นไซน์ ซึ่งไม่มีผลกระทบจากอุณหภูมิภายนอกและสามารถปรับขนาดได้ด้วย I<sub>B12</sub>, I<sub>B13</sub>, I<sub>B14</sub> และ I<sub>B15</sub> ตามลำคับ

สัญญาณเอาต์พุตของวงจรมอดูเลตความกว้างพัลส์ที่ได้สังเคราะห์ขึ้นดังแผนผังใน รูปที่ 3.1 สามารถสร้างได้โดยการนำสัญญาณ PWM ทั้ง 4 สัญญาณที่ได้จากวงจรเปรียบเทียบ สัญญาณในรูปที่ 3.7 มารวมที่โหนดเดียวกัน ซึ่งผลรวมของสัญญาณ PWM ทั้ง 4 สัญญาณทำให้ สร้างเป็นสัญญาณ PS-PWM ได้ตามทฤษฎีที่กล่าวไว้ในหัวข้อที่ 2.2.2 โดยที่ขนาดของสัญญาณ PS-PWM สามารถกำนวณได้ดังนี้

$$|I_{PS-PWM}| = |I_{PWM1}| + |I_{PWM2}| + |I_{PWM3}| + |I_{PWM4}|$$
(3.45)

กำหนดให้  $I_{\scriptscriptstyle B12} = I_{\scriptscriptstyle B13} = I_{\scriptscriptstyle B14} = I_{\scriptscriptstyle B15} = I_{\scriptscriptstyle SET}$  ดังนั้นสมการ (3.45) จึงกลายเป็น

$$\left|I_{PS-PWM}\right| = 4I_{SET} \tag{3.46}$$

จากสมการ (3.46) ขนาดของสัญญาณ PS-PWM สามารถควบคุมได้ด้วยวิธีทาง อิเล็กทรอนิกส์ โดยปราศจากผลกระทบของอุณหภูมิภายนอกด้วยการกำหนดค่า I<sub>ser</sub> ซึ่งในทาง ปฏิบัติสามารถกำหนดค่า I<sub>ser</sub> ด้วยการปรับค่ากระแสไบแอสที่วงจรเปรียบเทียบสัญญาณให้ทุกตัว มีค่าเท่ากัน ทำให้สัญญาณ PS-PWM มีขนาดเป็น 4 เท่าของสัญญาณ PWM



3.3 การวิเคราะห์ค่าดิวตี้ไซเคิลของการมอดูเลตความกว้างพัลส์

รูปที่ 3.11 หลักการมอดูเลตความกว้างพัลส์โดยการเปรียบเทียบสัญญาณระหว่างสัญญาณพาห์ รูปคลื่นสามเหลี่ยมกับสัญญาณอ้างอิงรูปคลื่นไซน์สำหรับการสร้างสัญญาณ PWM

จากหลักการมอดูเลตความกว้างพัลส์ที่แสดงในรูปที่ 3.11 พบว่า I<sub>PWM</sub> มีคาบเวลาการ เปลี่ยนแปลงของพัลส์เท่ากับ T<sub>o</sub> ซึ่งแบ่งคาบเวลาดังกล่าวได้เป็น 2 ช่วง คือ คาบเวลาการ เปลี่ยนแปลงของพัลส์ซีกลบ (T<sub>1</sub>) และคาบเวลาการเปลี่ยนแปลงของพัลส์ซีกบวก (T<sub>2</sub>) โดย T<sub>1</sub> และ T<sub>2</sub> สามารถหาได้จากหลักการเปรียบเทียบสัญญาณระหว่าง I<sub>ref</sub> กับ I<sub>ref</sub> ดังรูปที่ 3.11 เริ่มต้น พิจารณาช่วงที่ I<sub>ref</sub> มีค่าน้อยกว่า I<sub>ref</sub> ที่ช่วงเวลา t<sub>1</sub> ถึง t<sub>2</sub> หรือ Δt<sub>2</sub> ซึ่งสามารถคำนวณได้จากความ พันธ์ดังสมการ

$$\Delta t_2 = \frac{T}{2} - \Delta t_1 - \Delta t_3 \tag{3.47}$$

เมื่อสังเกตจากรูปที่ 3.11 พบว่า ∆t₂ เท่ากับคาบเวลาการเปลี่ยนแปลงของพัลส์ซีกลบ คังนั้นจึงได้ว่า

$$T_1 = \frac{T}{2} - \Delta t_1 - \Delta t_3 \tag{3.48}$$

ส่วนคาบเวลาการเปลี่ยนแปลงของพัลส์ซีกบวกคือ ช่วงที่ I<sub>ef</sub> มีค่ามากกว่า I<sub>ef</sub> ที่ ณ เวลา t<sub>2</sub> ถึง t<sub>5</sub> ซึ่งสามารถหาได้จากความสัมพันธ์ดังสมการ

$$T_2 = \frac{T}{2} + \Delta t_3 + \Delta t_4 \tag{3.49}$$

เมื่อ  $\Delta t_1$  คือ ช่วงเวลาการเปลี่ยนแปลงของกระแสสัญญาณสามเหลี่ยมที่เพิ่มขึ้นจาก 0 ถึง  $I_{ref}(t_1)$  ณ เวลา  $t_0$  ถึง  $t_1$   $\Delta t_3$  คือ ช่วงเวลาการเปลี่ยนแปลงของกระแสสัญญาณสามเหลี่ยมที่ลดลงจาก  $I_{ref}(t_2)$  ถึง 0 ณ เวลา  $t_2$  ถึง  $t_3$ 

 $\Delta t_4$  คือ ช่วงเวลาการเปลี่ยนแปลงของกระแสสัญญาณสามเหลี่ยมที่เพิ่มขึ้นจาก 0 ถึง  $I_{
m ref}\left(t_5
ight)$  ณ เวลา  $t_4$  ถึง  $t_5$ 

เราสามารถคำนวณหาค่าของ ∆tı, ∆t₃ และ ∆t₄ ได้จากความสัมพันธ์พื้นที่ใต้กราฟของรูป สามเหลี่ยมที่แรเงาในรูปที่ 3.11 ดังนี้

$$\Delta t_1 = \frac{1}{m} \int_{0}^{I_{\text{ref}}(t_1)} dI_{\text{tri}}$$
(3.50)

$$\Delta t_3 = \frac{1}{-m} \int_{I_{\rm ref}(t_2)}^{0} dI_{\rm tri}$$
(3.51)

ແລະ

$$\Delta t_4 = \frac{1}{m} \int_{0}^{I_{\rm ref}(t_5)} dI_{\rm tri}$$
(3.52)

้โดยที่ *m* คือ ความชันของสัญญาณสามเหลี่ยม คำนวณได้ตามนี้

$$m = \frac{4|I_{\rm tri}|}{T} = \frac{|I_{\rm tri}|I_{B1}I_{B4}}{2I_{B2}V_TC_1}$$
(3.53)

แทนค่า *m* ลงในสมการ (3.50), (3.51) และ (3.52) ทำให้ได้สมการใหม่ดังนี้

$$\Delta t_1 = \frac{I_{\text{ref}}\left(t_1\right)T}{4\left|I_{\text{tri}}\right|} \tag{3.54}$$

$$\Delta t_3 = \frac{I_{\rm ref}\left(t_2\right)T}{4|I_{\rm tri}|} \tag{3.55}$$

ແລະ

 $\Delta t_4 = \frac{I_{ref} \left( t_5 \right) I}{4 |I_{tri}|}$  (3.56) จากนั้นแทนค่าสมการ (3.54) กับ (3.55) ลงใน (3.48) และแทนค่าสมการ (3.55) กับ (3.56) ลงใน

$$I_{1} = \frac{T}{2} - \frac{I_{\text{ref}}(t_{1})T}{4|I_{\text{tri}}|} - \frac{I_{\text{ref}}(t_{2})T}{4|I_{\text{tri}}|} = \frac{T}{2} \left( 1 - \frac{I_{\text{ref}}(t_{1}) + I_{\text{ref}}(t_{2})}{2|I_{\text{tri}}|} \right)$$
(3.57)

ແລະ

$$T_{2} = \frac{T}{2} + \frac{I_{\text{ref}}(t_{2})T}{4|I_{\text{tri}}|} + \frac{I_{\text{ref}}(t_{5})T}{4|I_{\text{tri}}|} = \frac{T}{2} \left( 1 + \frac{I_{\text{ref}}(t_{2}) + I_{\text{ref}}(t_{5})}{2|I_{\text{tri}}|} \right)$$
(3.58)

เนื่องด้วยการเปลี่ยนแปลงระดับของสัญญาณพาห์สามเหลี่ยมที่ตำแหน่งเวลา  $t_1$ ,  $t_2$  และ  $t_5$  มีก่า น้อยมากเมื่อเทียบกับสัญญาณอ้างอิง จึงสามารถประมาณก่า  $I_{ref}(t_1)$ ,  $I_{ref}(t_2)$  และ  $I_{ref}(t_5)$  ได้ดังนี้  $I_{ref}(t_1) \approx I_{ref}(t_2) \approx I_{ref}(t_5) \approx I_{ref}(t)$  เมื่อ  $I_{ref}(t)$  คือ ก่าประมาณของระดับสัญญาณอ้างอิงในช่วงที่มี ก่ามากกว่าสัญญาณพาห์สามเหลี่ยมในหนึ่งกาบการเปลี่ยนแปลงพัลส์ เพราะฉะนั้นสมการ (3.57) และ (3.58) สามารถเขียนใหม่ได้ดังนี้

$$T_{1} = \frac{T}{2} \left( 1 - \frac{I_{\text{ref}}(t)}{|I_{\text{tri}}|} \right)$$
(3.59)

ແລະ

$$T_{2} = \frac{T}{2} \left( 1 + \frac{I_{\text{ref}}(t)}{|I_{\text{tri}}|} \right)$$
(3.60)

จากสมการที่กล่าวมาขั้นต้นทำให้สามารถคำนวณหาอัตราส่วนความกว้างพัลส์หรือที่เรียกว่าค่า ดิวตี้ไซเคิล (Duty cycle : D) ที่มีการคิดให้ออกมาเป็นเปอร์เซ็นไทล์ (%) ได้ดังนี้

$$D(\%) = \frac{T_2}{T_0} \times 100\% = \frac{T_2}{T_1 + T_2} \times 100\% = \frac{1}{2} \left( 1 + \frac{I_{\text{ref}}(t)}{|I_{\text{tri}}|} \right) \times 100\%$$
(3.61)

จากสมการ (3.61) พบว่าค่าคิวตี้ไซเคิลแปรผันไปตามสัญญาณสัญญาณพาห์รูปคลื่นสามเหลี่ยมและ สัญญาณอ้างอิงรูปคลื่นไซน์ เมื่อแทนค่าขนาคของสัญญาณสามเหลี่ยมทั้ง 4 สัญญาณจากสมการ (3.16), (3.18), (3.30) และ (3.32) ลงในสมการ (3.61) จึงสามารถคำนวณค่าคิวตี้ไซเคิลของสัญญาณ PWM แต่ละสัญญาณได้ดังนี้

$$D_{PWM1}(\%) = \frac{1}{2} \left( 1 + \frac{I_{B4}I_{ref}(t)}{I_{B2}I_{B3}} \right) \times 100\%$$
(3.62)

$$D_{PWM2}(\%) = \frac{1}{2} \left( 1 + \frac{I_{B4}I_{ref}(t)}{I_{B2}I_{B6}} \right) \times 100\%$$
(3.63)

$$D_{PWM3}(\%) = \frac{1}{2} \left( 1 + \frac{I_{B1}I_{B4}I_{ref}(t)}{I_{B2}I_{B7}I_{B9}} \right) \times 100\%$$
(3.64)

$$D_{PWM4}(\%) = \frac{1}{2} \left( 1 + \frac{I_{B1}I_{B4}I_{ref}(t)}{I_{B2}I_{B7}I_{B11}} \right) \times 100\%$$
(3.65)

อข่างไรก็ตามวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟส โหมดกระแสที่เป็นวงจรหลักซึ่งเป็น ส่วนหนึ่งของวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์นั้นยังคงได้รับผลกระทบจากกระแสออฟ เซ็ต (Offset current) ทางด้านเอาต์พุต ซึ่งแนวทางในการแก้ไขปัญหาดังกล่าวสามารถทำได้โดยการ ต่อตัวต้านทานลงกราวค์เพื่อแปลงจากสัญญาณกระแสให้กลายเป็นสัญญาณแรงดันจากนั้นนำไปต่อ ร่วมกับตัวเก็บประจุแบบคัปปลิ้ง (Coupling capacitor) ที่ทำหน้าที่ป้องกันสัญญาณ ไฟฟ้า กระแสตรง จากนั้นใช้อุปกรณ์ไอซีเบอร์ AD844 ในการแปลงสัญญาณแรงดันให้กลับไปเป็น สัญญาณกระแส ในการมอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณพาห์ในวิทยานิพนธ์นี้ มีการเลือกย่านความถิ่ของสัญญาณพาห์รูปกลื่นสามเหลี่ยมที่ใช้ในการมอดูเลตอยู่ในช่วงไม่เกิน 10kHz เพราะฉะนั้นผลกระทบจากตัวด้านทานและตัวเก็บประจุแฝงภายในตัวอุปกรณ์ไอซีเชิง พาณิชย์จึงไม่ส่งผล แต่ทว่าวงจรมอดูเลตความกว้างพัลส์ที่สังเกราะห์ยังกงได้รับผลกระทบจาก กวามไม่เป็นอุดมคติของอุปกรณ์ไอซีเชิงพาณิชย์แต่ละตัว ซึ่งได้วิเคราะห์ในหัวข้อถัดไป

#### 3.4 การวิเคราะห์กรณีไม่เป็นอุดมคติ

การวิเคราะห์ความไม่เป็นอุดมคติเป็นการวิเคราะห์ถึงปัญหาที่อาจส่งผลกระทบต่อการ ทำงานของวงจรมอดูเลตความกว้างพัลส์อันเนื่องมาจากความผิดพลาดในการส่งผ่านแรงดันหรือ กระแสในวงจร OTA และ CFA ซึ่งเป็นโครงสร้างภายในของไอซีเบอร์ LM13700 และ AD844 จาก หลักการทำงานในช่วงเชิงเส้นและช่วงอิ่มตัวของไอซีเบอร์ LM13700 ที่ได้อธิบายไว้ในหัวข้อที่ 3.1 เมื่ออุปกรณ์ทำงานช่วงเชิงเส้นจะมีความผิดพลาดที่เกิดจากการส่งผ่านแรงดันอินพุตไปเป็นกระแส เอาต์พุต (β) ซึ่งมีความสัมพันธ์ดังสมการ (3.66) ส่วนการทำงานในช่วงอิ่มตัวมีความผิดพลาดการ ส่งผ่านกระแส ใบแอสภายนอกไปเป็นกระแสเอาต์พุต (α) โดยมีความสัมพันธ์ดัง สมการ (3.67)

$$I_{o} = \beta g_{m} (V_{\text{in+}} - V_{\text{in-}})$$

$$I_{o} = \begin{cases} \alpha I_{B} & \text{if } V_{\text{in+}} - V_{\text{in-}} \gg 2V_{T} \\ -\alpha I_{B} & \text{if } V_{\text{in+}} - V_{\text{in-}} << -2V_{T} \end{cases}$$
(3.66)
(3.67)

กรณีความไม่เป็นอุดมคติของไอซีเบอร์ AD844 ซึ่งในการออกแบบมีการใช้งานอุปกรณ์ในการ ส่งผ่านกระแสอินพุตที่ขั้ว v ไปเป็นกระแสเอาต์พุตที่ขั้ว TZ ทำให้มีก่ากวามผิดพลาดการส่งผ่าน กระแส ( є ) ฉะนั้นสามารถเขียนกวามสัมพันธ์ระหว่างกระแสอินพุตและเอาต์พุตได้ตามนี้

ถ้าไอซี AD844 ทำงานในช่วงอิ่มตัว แรงดันที่ขั้ว TZ มีก่าประมาณแหล่งง่ายแรงคันไฟเลี้ยง โดยมี ก่ากวามผิดพลาดในการส่งผ่านแรงคันไฟเลี้ยงไปเป็นแรงคันเอาต์พุต (<sub>γ</sub>) ดังนั้นสามารถเขียน กวามสัมพันธ์ของแรงคันที่ขั้ว TZ ของไอซี AD844 ที่ทำงานในช่วงอิ่มตัวได้ดังนี้

 $I_{TZ} = \varepsilon I_{-}$ 

$$V_{TZ} \approx \begin{cases} \gamma V_{CC} & \text{if } I_{-} \ge 0\\ \gamma V_{EE} & \text{if } I_{-} \le 0 \end{cases}$$
(3.69)

#### 3.4.1 การวิเคราะห์กรณีไม่เป็นอุดมคติของวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟส

การวิเคราะห์ความไม่เป็นอุคมคติของวงจรกำเนิคสัญญาณสามเหลี่ยม 4 เฟส สามารถ วิเคราะห์คังนี้ เริ่มต้นพิจารณาวงจรส่วนที่ 1 ในรูปที่ 3.4 วงจร Schmitt trigger-1 พบว่าแรงคันที่ โหนค V<sub>1</sub> มีค่าเป็น

$$V_{1} \approx \begin{cases} \gamma_{1} V_{CC}, & \text{if } I_{f1} \ge 0\\ \gamma_{1} V_{EE}, & \text{if } I_{f1} \le 0 \end{cases}$$
(3.70)

จากสมการ (3.70) เห็นได้ว่า V<sub>1</sub> มีค่าประมาณแหล่งจ่ายแรงดันไฟเลี้ยงที่มีสัมประสิทธิความ ผิดพลาดในการส่งผ่านแรงดัน ทำให้ V<sub>1</sub> มีค่าเบี่ยงเบนไปจากแรงดันไฟเลี้ยงมากยิ่งขึ้น อาจจะส่งผล ต่อการทำงานในช่วงอิ่มตัวของอุปกรณ์ LM13700 ทว่าการออกแบบแหล่งจ่ายแรงดันไฟเลี้ยงตาม กุณสมบัติของไอซีเบอร์ AD844 ที่ได้กล่าวไว้ในข้อหัว 3.1.2 ได้ว่าพิกัดแรงดันไฟเลี้ยงที่ต่ำสุดคือ ±4.5V เพราะฉะนั้นค่า  $\gamma$  จึงไม่ส่งผลกระทบต่อการทำงานช่วงอิ่มของวงจร Schmitt trigger-1 ทำ ให้กระแสเอาต์พตจาก LM13700-1/1 และ LM13700-1/2 ที่ทำงานในช่วงอิ่มตัวเป็นไปดังสมการนี้

$$I_{1} = \begin{cases} \alpha_{1}I_{B1}, & \text{if } I_{f1} \ge 0\\ -\alpha_{1}I_{B1}, & \text{if } I_{f1} \le 0 \end{cases}$$
(3.71)

ແລະ

$$I_{2} = \begin{cases} -\alpha_{2}I_{B2}, & \text{if } I_{f1} \ge 0\\ \alpha_{2}I_{B2}, & \text{if } I_{f1} \le 0 \end{cases}$$
(3.72)

เพราะฉะนั้น กราฟคุณลักษณะของวงจร Schmitt trigger-1 จึงเป็นไปตามรูปที่ 3.12 เมื่อกระแสขีด เริ่มด้านสูงและด้านต่ำของวงจร Schmitt trigger-1 เท่ากับ  $\alpha_2 I_{\scriptscriptstyle B2}$  และ  $-\alpha_2 I_{\scriptscriptstyle B2}$  ตามลำดับ

 $/\Delta$ 



รูปที่ 3.12 กราฟคุณลักษณะของวงจร Schmitt trigger-1 ในกรณีไม่เป็นอุคมคติ

วงจร Integrator-1 ที่ใช้การทำงานของ LM13700 ในช่วงเชิงเส้น ทำให้ได้กระแส เอาต์พุตจาก LM13700-2/1, LM13700-2/2, LM13700-3/1 และ LM13700-3/2 ดังนี้

$$I_{\rm tri1} = \beta_3 g_{m3} V_{C1}, \qquad (3.73)$$

$$I_4 = -\beta_4 g_{m4} V_{C1}, \qquad (3.74)$$

58

$$I_5 = -\beta_5 g_{m5} V_{C1} \tag{3.75}$$

ແລະ

$$I_{\rm tri2} = -\beta_6 g_{m6} V_{C1} \tag{3.76}$$

เมื่อพิจารณาช่วงที่  $|I_4| = |I_2|$  ทำให้สามารถคำนวณค่าของ  $|V_{C1}|$  ได้ดังนี้

$$\beta_{4} \frac{I_{B4}}{2V_{T}} |V_{C1}| = \alpha_{2} I_{B2}$$

$$|V_{C1}| = \frac{2\alpha_{2} V_{T} I_{B2}}{\beta_{4} I_{B4}}$$
(3.77)

เมื่อแทนสมการ (3.77) ลงในสมการ (3.73), (3.75) และ (3.76) ทำให้ขนาดของ I<sub>เท่1</sub> , I<sub>5</sub> และ I<sub>เท่2</sub> หาค่าได้ดังนี้

$$|I_{\rm tril}| = \frac{\alpha_2 \beta_3 I_{B2} I_{B3}}{\beta_4 I_{B4}}, \qquad (3.78)$$

$$|I_5| = \frac{\alpha_2 \beta_5 I_{B2} I_{B5}}{\beta_4 I_{B4}}$$
(3.79)

ແລະ

$$|I_{\rm tri2}| = \frac{\alpha_2 \beta_6 I_{B2} I_{B6}}{\beta_4 I_{B4}}$$
(3.80)

เมื่อ AD844-2 ของวงจร Integrator-1 รับอินพุต 1, มาจากวงจร Schmitt trigger-1 ซึ่งเกิดค่าความ ผิดพลาดในการส่งผ่านกระแสของไอซี AD844 ส่งผลให้ i<sub>c1</sub> มีก่าเท่ากับ ɛ<sub>1</sub>1, ดังนั้นจึงสามารถ กำนวณหากาบและกวามถิ่ของสัญญาณเอาต์พุต ได้จากกวามสัมพันธ์กระแสและแรงดันของ C<sub>1</sub> ใน รูปที่ 3.6 และสมการ (3.19) ซึ่งแสดงดังนี้

$$T = \frac{8\alpha_2 V_T I_{B2} C_1}{\varepsilon_1 \alpha_1 \beta_4 I_{B1} I_{B4}}$$
(3.81)

ແລະ

$$f = \frac{\varepsilon_1 \alpha_1 \beta_4 I_{B1} I_{B4}}{8 \alpha_2 V_T I_{B2} C_1}$$
(3.82)

จากผลกระทบจากความไม่เป็นอุคมคติทำให้ความถิ่ของสัญญาณสามเหลี่ยมในสมการ (3.82) เบี่ยงเบนไปจากกรณีอุคมคติเนื่องได้รับผลกระทบจากค่า α, β และ ε

การวิเคราะห์ความไม่เป็นอุคมคติของวงจรส่วนที่ 2 ในรูปที่ 3.4 พิจารณาวงจร Schmitt trigger-2 ได้ว่าแรงคันที่โหนด v<sub>2</sub> มีค่าเป็น

59

$$V_{2} \approx \begin{cases} \gamma_{2} V_{CC}, & \text{if } I_{f2} \ge 0\\ \gamma_{2} V_{EE}, & \text{if } I_{f2} \le 0 \end{cases}$$
(3.83)

ดังนั้นจึงทำให้กระแสเอาต์พุตของ LM13700-4/1 และ LM13700-4/2 เป็นดังนี้

$$I_{7} = \begin{cases} \alpha_{7}I_{B7}, & \text{if } I_{f2} \ge 0\\ -\alpha_{7}I_{B7}, & \text{if } I_{f2} \le 0 \end{cases}$$
(3.84)

ແລະ

$$I_{8} = \begin{cases} -\alpha_{8}I_{B8}, & \text{if } I_{f2} \ge 0\\ \alpha_{8}I_{B8}, & \text{if } I_{f2} \le 0 \end{cases}$$
(3.85)

กราฟแสดงคุณลักษณะของวงจร Schmitt trigger-2 แสดงดังรูปที่ 3.13 เมื่อกระแสขีดเริ่มด้านสูง และด้านต่ำของวงจร Schmitt-trigger-2 มีค่าเท่ากับ  $arepsilon_s I_s$  และ  $-arepsilon_s I_s$  ตามลำดับ

ถัดมาส่วนของวงจร Integrator-2 มีกระแสเอาต์พุตจาก LM13700-5/1, LM13700-5/2 และ LM13700-6/1 ที่ทำงานในช่วงเชิงเส้น คังนี้

$$I_{\rm tri3} = \beta_9 g_{m9} V_{C2} \,, \tag{3.86}$$

$$I_{10} = -\beta_{10}g_{m10}V_{C2} \tag{3.87}$$

ແລະ

(3.88)



รูปที่ 3.13 กราฟคุณลักษณะของวงจร Schmitt trigger-2 ในกรณีไม่เป็นอุดมคติ

เมื่อกระแสเอาต์พุตของ AD844-4 มีค่าเท่ากับ  $\varepsilon_7 I_7$  ทำให้  $i_{C1} = \varepsilon_7 I_7$  ดังนั้นสามารถหาค่าของ  $|V_{C2}|$ ้ได้จากความสัมพันธ์กระแสและแรงคันจากตัวเก็บประจุในรูปที่ 3.6 และสมการ (3.28) โดยที่วงจร ้ส่วนที่ 2 มีคาบของสัญญาณเอาต์พุตคังสมการ (3.80)

$$\left| V_{C_2} \right| = \frac{2\varepsilon_7 \alpha_2 V_T I_{B2} I_{B7} C_1}{\varepsilon_1 \alpha_1 \beta_4 I_{B1} I_{B4} C_2}$$
(3.89)

จากนั้นแทนค่าสมการ (3.89) ลงในสมการ (3.86), (3.87) และ (3.88) จากนั้นกำหนดให้  $C_1 = C_2 = C$  จึงได้ขนาดของ  $I_{\text{tri3}}$ ,  $I_{10}$  และ  $I_{\text{tri4}}$  ดังนี้

$$I_{\text{tri3}} = \frac{\varepsilon_{\gamma} \alpha_{2} \beta_{9} I_{B2} I_{B7} I_{B9}}{\varepsilon_{1} \alpha_{1} \beta_{4} I_{B1} I_{B4}}, \qquad (3.90)$$

$$|I_{10}| = \frac{\varepsilon_7 \alpha_2 \beta_{10} I_{B2} I_{B7} I_{B10}}{\varepsilon_1 \alpha_1 \beta_4 I_{B1} I_{B4}}$$
(3.91)  
$$|I_{tri4}| = \frac{\varepsilon_7 \alpha_2 \beta_{11} I_{B2} I_{B7} I_{B11}}{\varepsilon_1 \alpha_1 \beta_4 I_{B1} I_{B4}}$$
(3.92)

ແລະ

$$|I_{tri4}| = \frac{\varepsilon_7 \alpha_2 \beta_{11} I_{B2} I_{B7} I_{B11}}{\varepsilon_1 \alpha_1 \beta_4 I_{B1} I_{B4}}$$
(3.92)

งนาดของ  $I_{
m tri1}$  และ  $I_{
m tri2}$  ในสมการ (3.78) และ (3.80) ที่ได้รับผลกระทบจากค่า lphaและ eta ส่งผลให้มีความผิดพลาดไปจากทฤษฎีในอุดมคติ ส่วนขนาดของ  $I_{
m mid}$  และ  $I_{
m mid}$  ในสมการ (3.80) และ (3.92) ได้รับผลกระทบจากค่า  $\alpha$ ,  $\beta$  และ  $\varepsilon$  เห็นได้ว่า  $I_{
m tri3}$  และ  $I_{
m tri4}$  ได้รับผลกระทบ จากความไม่เป็นอุคมติมากกว่า 1<sub>ต่า</sub> และ 1<sub>ต่2</sub> เนื่องจากการส่งผ่านสัญญาณจากวงจรกำเนิด สัญญาณสามเหลี่ยม 4 เฟส ในส่วนที่ 1 ไปยังส่วนที่ 2

จากความสัมพันธ์ความต่างเฟสของสัญญาณสามเหลี่ยมนั้นขึ้นอยู่กับสัญญาณ I, , I, และ  $I_{10}$  ที่ได้วิเคราะห์ไว้ในหัวข้อที่ 3.1.3 เมื่อขนาดของ  $I_5$ ,  $I_8$  และ  $I_{10}$  ได้รับผลกระทบต่อความ ไม่เป็นอุคมคติดังสมการ (3.79), (3.85) และ (3.91) เพราะฉะนั้นจึงเขียนสมการความสัมพันธ์ความ ต่างเฟสระหว่าง  $I_{
m tri3}$  กับ  $I_{
m tri1}$  และ  $I_{
m tri4}$  กับ  $I_{
m tri2}$  ในกรณีไม่เป็นอุคมคติได้ดังนี้

$$\theta_{I_{\frac{n:3}{I_{n:1}}}} = \theta_{I_{\frac{n:4}{I_{n:2}}}} = 90^{\circ} - \left[ \frac{\alpha_{8}I_{B8} - \left(\frac{\varepsilon_{7}\alpha_{2}\beta_{10}}{\varepsilon_{1}\alpha_{1}\beta_{4}} \cdot \frac{I_{B2}I_{B7}I_{B10}}{I_{B1}I_{B4}}\right)}{\frac{\alpha_{2}\beta_{5}}{\beta_{4}} \cdot \frac{I_{B2}I_{B5}}{I_{B4}}} \times 90^{\circ} \right]$$
(3.93)

้ส่วนความต่างเฟสระหว่าง  $I_{\rm tri1}$  กับ  $I_{\rm tri4}$  และ  $I_{\rm tri3}$  กับ  $I_{\rm tri2}$  เป็นไปดังสมการนี้
$$\theta_{I_{\frac{n}{1}}} = 180^{\circ} - \theta_{I_{\frac{n}{3}}} = 90^{\circ} + \left[ \frac{\alpha_{8}I_{B8} - \left(\frac{\varepsilon_{7}\alpha_{2}\beta_{10}}{\varepsilon_{1}\alpha_{1}\beta_{4}} \cdot \frac{I_{B2}I_{B7}I_{B10}}{I_{B1}I_{B4}}\right)}{\frac{\alpha_{2}\beta_{5}}{\beta_{4}} \cdot \frac{I_{B2}I_{B5}}{I_{B4}}} \times 90^{\circ} \right]$$
(3.94)

$$\theta_{\frac{I_{ni3}}{I_{ni2}}} = 180^{\circ} + \theta_{\frac{I_{ni3}}{I_{ni1}}} = 270^{\circ} - \left[\frac{\alpha_{8}I_{B8} - \left(\frac{\varepsilon_{7}\alpha_{2}\beta_{10}}{\varepsilon_{1}\alpha_{1}\beta_{4}} \cdot \frac{I_{B2}I_{B7}I_{B10}}{I_{B1}I_{B4}}\right)}{\frac{\alpha_{2}\beta_{5}}{\beta_{4}} \cdot \frac{I_{B2}I_{B5}}{I_{B4}}} \times 90^{\circ}\right]$$
(3.95)

## 3.4.2 การวิเคราะห์กรณีไม่เป็นอุดมคติของวงจรเปรียบเทียบสัญญาณ

วงจรเปรียบเทียบในรูปที่ 3.10 ซึ่งใช้หลักการการทำงานในช่วงอิ่มตัวของไอซีเบอร์ AD844 และ LM13700 ซึ่งได้อธิบายไว้ในหัวข้อที่ 3.2 ดังนั้นแรงดันที่โหนด *v<sub>s</sub>*, *v<sub>s</sub>*, *v<sub>s</sub>*, *v<sub>s</sub>* และ *v<sub>s</sub>* จึงมี ก่าดังนี้

$$V_5 \approx \begin{cases} \gamma_5 V_{CC}, & \text{if } I_{f5} \ge 0, & \text{when } I_{ref} \ge I_{tril}, \\ \gamma_5 V_{EE}, & \text{if } I_{f5} \le 0, & \text{when } I_{ref} \le I_{tril}, \end{cases}$$
(3.96)

$$V_6 \approx \begin{cases} \gamma_6 V_{CC}, & \text{if } I_{f6} \ge 0, & \text{when } I_{ref} \ge I_{tri2} \\ \gamma_6 V_{EE}, & \text{if } I_{f6} \le 0, & \text{when } I_{ref} \le I_{tri2} \end{cases},$$
(3.97)

$$V_{7} \approx \begin{cases} \gamma_{7} V_{cC}, & \text{if } I_{f7} \ge 0, \text{ when } I_{ref} \ge I_{tri3} \\ \gamma_{7} V_{EE}, & \text{if } I_{f7} \le 0, \text{ when } I_{ref} \le I_{tri3} \end{cases}$$
(3.98)

ແລະ

$$V_8 \approx \begin{cases} \gamma_8 V_{cC}, & \text{if } I_{f8} \ge 0, & \text{when } I_{ref} \le I_{ui4} \\ \gamma_8 V_{EE}, & \text{if } I_{f8} \le 0, & \text{when } I_{ref} \ge I_{ui4} \end{cases}$$
(3.99)

เมื่อค่า γ ไม่ส่งผลกระทบต่อการทำงานในช่วงอิ่มตัวของไอซี LM13700 ดังที่ได้อธิบายไว้ใน หัวข้อที่ 3.4.1 ดังนั้นกระแสเอาต์พุตของ LM13700-6/2, LM13700-7/1, LM13700-7/2 และ LM13700-8/1 แสดงได้ดังสมการเหล่านี้

$$I_{PWM1} = \begin{cases} \alpha_{12}I_{B12}, & \text{if } I_{f5} \ge 0, \text{ when } I_{\text{tril}} \le I_{\text{ref}} \\ -\alpha_{12}I_{B12}, & \text{if } I_{f5} \le 0, \text{ when } I_{\text{tril}} \ge I_{\text{ref}} \end{cases},$$
(3.100)

$$I_{PWM2} = \begin{cases} \alpha_{13}I_{B13}, & \text{if } I_{f6} \ge 0, \text{ when } I_{tri2} \le I_{ref} \\ -\alpha_{13}I_{B13}, & \text{if } I_{f6} \le 0, \text{ when } I_{tri2} \ge I_{ref} \end{cases},$$
(3.101)

$$I_{PWM3} = \begin{cases} \alpha_{14}I_{B14}, & \text{if } I_{f7} \ge 0, \text{ when } I_{tri3} \le I_{ref} \\ -\alpha_{14}I_{B14}, & \text{if } I_{f7} \le 0, \text{ when } I_{tri3} \ge I_{ref} \end{cases}$$
(3.102)

ແລະ

$$I_{PWM4} = \begin{cases} \alpha_{15}I_{B15}, & \text{if } I_{f8} \ge 0, & \text{when } I_{tri4} \le I_{ref} \\ -\alpha_{15}I_{B15}, & \text{if } I_{f8} \le 0, & \text{when } I_{tri4} \ge I_{ref} \end{cases}$$
(3.103)

ดังนั้นเมื่อนำกระแสในสมการ (3.100), (3.101), (3.102) และ (3.103) มารวมกันและกำหนดให้  $I_{\scriptscriptstyle B12}=I_{\scriptscriptstyle B13}=I_{\scriptscriptstyle B14}=I_{\scriptscriptstyle B15}=I_{\scriptscriptstyle SET}$ ทำให้สามารถคำนวณขนาดของสัญญาณ PS-PWM ได้ดังนี้

$$|I_{PS-PWM}| = (\alpha_{12} + \alpha_{13} + \alpha_{14} + \alpha_{15})I_{SET}$$
(3.104)

จากสมการ (3.98) พบว่าค่า α ที่เกิดจากความไม่เป็นอุดมคติของไอซี LM13700 ในช่วงอิ่มตัว ซึ่งเป็นค่าที่คลาดเคลื่อนไปจากหนึ่ง ส่งผลกระทบต่อขนาดของสัญญาณ PS-PWM ทำ ให้ผลการทดสอบในทางปฏิบัติมีความคลาดเคลื่อนไปจากทฤษฎีในอุดมคติในสมการ (3.46)

3.4.3 การวิเคราะห์ค่าดิวตี้ไซเคิลของการมอดูเลตความกว้างพัลส์ในกรณีไม่เป็นอุดมคติ เนื่องจากก่าดิวตี้ไซเกิลที่ได้วิเคราะห์ไว้ในหัวข้อที่ 3.3 มีความสัมพันธ์กับขนาดของ สัญญาณพาห์สามเหลี่ยม ดังนั้นก่าดิวตี้ไซเกิลจึงได้รับผลกระทบต่อความไม่เป็นอุดมคติของ สัญญาณสามเหลี่ยม ส่งผลให้สมการ (3.62), (3.63), (3.64) และ (3.65) เปลี่ยนเป็นดังนี้

$$D_{PWM_1}(\%) = \frac{1}{2} \left( 1 + \frac{\beta_4 I_{B4} I_{ref}(t)}{\alpha_2 \beta_3 I_{B2} I_{B3}} \right) \times 100\%$$
(3.105)

$$D_{PWM2}(\%) = \frac{1}{2} \left( 1 + \frac{\beta_4 I_{B4} I_{ref}(t)}{\alpha_2 \beta_6 I_{B2} I_{B6}} \right) \times 100\%$$
(3.106)

$$D_{PWM3}(\%) = \frac{1}{2} \left( 1 + \frac{\varepsilon_1 \alpha_1 \beta_4 I_{B1} I_{B4} I_{ref}(t)}{\varepsilon_7 \alpha_2 \beta_9 I_{B2} I_{B7} I_{B9}} \right) \times 100\%$$
(3.107)

$$D_{PWM4}(\%) = \frac{1}{2} \left( 1 + \frac{\varepsilon_1 \alpha_1 \beta_4 I_{B1} I_{B4} I_{ref}(t)}{\varepsilon_7 \alpha_2 \beta_{11} I_{B2} I_{B7} I_{B11}} \right) \times 100\%$$
(3.108)

จากสมการ (3.105) และ (3.106) เห็นได้ว่าค่า α และ β ส่งผลทำให้ค่าคิวตี้ไซเคิล ของสัญญาณ PWM1 และ PWM2 เบี่ยงเบนไปจากกรณีอุดมคติที่วิเคราะห์ไว้ในสมการ (3.62) และ (3.63) ส่วนในสมการ (3.107) และ (3.108) นั้นมีค่า α, β และ ε ที่ส่งผลให้ค่าคิวตี้ไซเคิลของ สัญญาณ PWM3 และ PWM4 เบี่ยงเบนไปจาก สมการ (3.64) และ (3.65)

# บทที่ 4 การทดลองและวิเคราะห์ผลการทดลอง

หัวข้อนี้ได้แสดงการทดสอบคุณสมบัติและสมรรถนะของวงจรมอดูเลตความกว้างพัลส์ ชนิดเลื่อนเฟสหลายสัญญาณพาห์ในโหมดกระแสด้วยใอซีเชิงพาณิชย์ตามที่ได้สังเคราะห์ ้ออกแบบและวิเคราะห์ไว้ในบทที่ 3 สำหรับการมอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลาย ้สัญญาณพาห์เพื่อให้ได้สัญญาณเอาต์พุตที่สมบูรณ์ดังทฤษฎีที่ได้กล่าวไว้ในหัวข้อที่ 2.2.2 นั้น ้จำเป็นต้องกำหนดสัญญาณพาห์รูปกลื่นสามเหลี่ยมให้มีขนาคเท่ากันทั้ง 4 สัญญาณ และมีความต่าง เฟส 90 องศา ดังนั้นในวิทยานิพนธ์เล่มนี้จึงออกแบบสัญญาณพาห์รูปคลื่นสามเหลี่ยมให้มีขนาด เท่ากับ  $100 \mu A_{peak}$  และความถี่ประมาณ 1 kHz จำนวน 4 สัญญาณ มอดูเลตกับสัญญาณอ้างอิงรูปคลื่น ไซน์ที่มีขนาดเท่ากับ 62.5µA<sub>peak</sub> และความถี่เท่ากับ 50Hz ซึ่งความถี่ของสัญญาณอ้างอิงรูปคลื่นไซน์ เป็นความถี่หลักมูลของสัญญาณเอาต์พุตที่ได้จากการมอดูเลตความกว้างพัลส์นี้ ดังนั้นทำให้ได้ อัตรามอดูเลตด้านขนาด (m,) เท่ากับ 0.625 ซึ่งอยู่ในช่วงเชิงเส้นและอัตรามอดูเลตด้าน ความถี่  $(m_t)$  เท่ากับ 20 ซึ่งเป็นช่วงที่ไม่สูงมากและง่ายต่อการควบคุม โดยค่า  $m_a$  และ  $m_t$  ที่ ออกแบบมานั้นคำนวนได้จากสมการ (2.2) และ (2.3) ตามลำดับ เพื่อให้การมอดูเลตเป็นไปตาม ้ ค่าที่ได้ออกแบบจึงกำหนดค่าพารามิเตอร์ให้กับวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์ดัง ตารางที่ 4.1 เมื่อนำค่าพารามิเตอร์ในตารางที่ 4.1 ไปคำนวณตามทฤษฎีของวงจรกำเนิดสัญญาณ ้สามเหลี่ยม 4 เฟส ที่ได้วิเคราะห์ไว้ในหัวข้อที่ 3.1.3 ได้ว่าขนาดของสัญญาณสามเหลี่ยมที่นำมาใช้ เป็นสัญญาณพาห์สำหรับการมอดูเลตความกว้างพัลส์ที่คำนวณได้จากสมการ (3.16), (3.18), (3.30) และ (3.32) มีค่าเท่ากับ 100µA ส่วนความถึ่งองสัญญาณสามเหลี่ยมมีค่าเท่ากับ 1.01kHz ที่คำนวณ ใด้จากสมการ (3.21) ความต่างเฟสของสัญญาณสามเหลี่ยมที่กำนวณตามสมการ (3.33), (3.34) และ (3.35) มีค่าเท่ากับ 88.3 องศา 91.7 องศา และ 268.3 หรือ -91.7 องศา ตามลำคับ ซึ่งค่าที่ได้จากการ ้ คำนวณตามทฤษฎีสอคคล้องกับค่าที่ได้ออกแบบไว้ในขั้นต้น ดังนั้นจึงแบ่งวิธีการทคสอบ สมรรถนะของวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์เป็นดังนี้

การทดสอบสมรรถนะของวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์ด้วยการจำลองผ่าน
 โปรแกรม PSpice

- การทคสอบสมรรถนะของวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์ในทางปฏิบัติ

| พารามิเตอร์                                                                 | ค่า                    |
|-----------------------------------------------------------------------------|------------------------|
| V <sub>cc</sub>                                                             | +9V                    |
| $V_{_{E\!E}}$                                                               | -9V                    |
| C <sub>1</sub> และ C <sub>2</sub>                                           | $1\mu F$               |
| $I_{B2}$                                                                    | 10µA                   |
| I <sub>B4</sub> แถะ I <sub>B8</sub>                                         | 30µA                   |
| I <sub>B10</sub>                                                            | $40\mu A$              |
|                                                                             | $70 \mu A$             |
| $I_{B7}$                                                                    | 100μΑ                  |
| I <sub>B5</sub>                                                             | 150μΑ                  |
| I <sub>B12</sub> , I <sub>B13</sub> , I <sub>B14</sub> และ I <sub>B15</sub> | 200µA                  |
| I <sub>B9</sub> และ I <sub>B11</sub>                                        | 210µA                  |
| I <sub>B3</sub> และ I <sub>B6</sub>                                         | 300µA                  |
| I <sub>ref</sub>                                                            | 62.5µA <sub>peak</sub> |

ตารางที่ 4.1 พารามิเตอร์ของวงจรมอดูเลตกวามกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณพาห์

4.1 การทดสอบสมรรถนะของวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์ด้วยการจำลองผ่าน โปรแกรม PSpice

ในการทดสอบสมรรถนะของวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์ด้วยการจำลองได้ ทำการต่อวงจรสังเคราะห์และออกแบบไว้ในบทที่ 3 โดยใช้ค่าพารามิเตอร์ดังตารางที่ 4.1 อันดับ แรกทดสอบวัดสัญญาณเอาต์พุตจากวงจรกำเนิดสัญญาณสามเหลี่ยมหลายเฟส ซึ่งได้รูป กลื่นสัญญาณดังแสดงในรูปที่ 4.1 โดยสัญญาณสามเหลี่ยมมีความถี่ประมาณ 935*Hz* มีความคลาด เคลื่อนไปจากทฤษฎี 7.43% ส่วนขนาดของสัญญาณสามเหลี่ยมทั้ง 4 สัญญาณ ที่วัดได้มีค่าดังนี้  $|I_{\rm tril}|=103.9\mu A_{peak}$ ,  $|I_{\rm tri2}|=105.4\mu A_{peak}$ ,  $|I_{\rm tri3}|=106\mu A_{peak}$  และ  $|I_{\rm tri4}|=105.7\mu A_{peak}$  ซึ่งมี ความคลาดเคลื่อนไปจากทฤษฎีที่วิเคราะห์ไว้เท่ากับ 3.9%, 5.4%, 6% และ 5.7% ตามลำดับ ความ ต่างเฟสระหว่าง  $I_{\rm tri3}$  กับ  $I_{\rm tri1}$  และ  $I_{\rm tri4}$  กับ  $I_{\rm tri2}$  มีค่าประมาณ 87.5 องศา และ 89.2 องศา ซึ่ง เบี่ยงเบนไปจากสมการ (3.33) 0.91% และ 1.02% ตามลำดับ ความต่างเฟสระหว่าง  $I_{\rm tri1}$  กับ  $I_{\rm tri4}$ และ  $I_{\rm tri3}$  กับ  $I_{\rm tri2}$  มีค่าประมาณ 92.5 องศา และ 270.5 หรือ -89.5 องศา ซึ่งเบี่ยงเบนไปจากสมการ (3.34) และ (3.35) 0.87% และ 0.82% ตามลำดับ จากการทดสอบวัคสัญญาณอาด์พุตจากวงจร กำเนิดสัญญาณสามเหลี่ยม 4 เฟส พบว่าวงจรสามารถให้สัญญาณพาห์รูปคลื่นสามเหลี่ยมได้ตรง ตามค่าที่ได้ออกแบบไว้ ซึ่งสัญญาณเอาต์พุดที่ได้มีความผิดพลาดไปจากทฤษฎีอยู่ในเกณฑ์ที่ยอมรับ ได้ ถัดมาทดสอบวัดสัญญาณเอาต์พุดจากวงจรเปรียบเทียบสัญญาณ เมื่อได้รับสัญญาณพาห์รูปคลื่น สามเหลี่ยมจากวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสและสัญญาณอ้างอิงดังรูปที่ 4.2 จึงเกิดการ เปรียบเทียบระหว่างสัญญาณพาห์และสัญญาณอ้างอิงดามหลักการที่ได้อธิบายไว้ในหัวข้อที่ 3.2 ทำ ให้ได้สัญญาณ เมื่อวัดสัญญาณเอาต์พุดจากวงจรเปรียบเทียบสัญญาณได้สอบขไว้ในหัวข้อที่ 3.2 ทำ ให้ได้สัญญาณ เมื่อวัดสัญญาณเอาต์พุดจากวงจรเปรียบเทียบสัญญาณได้สอบขาไว้ในหัวข้อที่ 3.2 ทำ ให้ได้สัญญาณ เมื่อวัดสัญญาณเอาต์พุดจากวงจรเปรียบเทียบสัญญาณได้สอบขาได้สัญญาณ PWM ทั้งหมด 4 สัญญาณ แสดงให้เห็นในรูปที่ 4.3 (ก) - 4.3 (ง) ซึ่งแต่ละสัญญาณมีขนาดเท่ากันคือ 202.4μA<sub>peak</sub> ซึ่ง กลาดเคลื่อนไปจากทฤษฎี 1.2% จากนั้นรวมสัญญาณ PWM ทั้ง 4 สัญญาณ โดยการนำขั้วเอาต์พุด ทั้งหมดของวงจรเปรียบเทียบสัญญาณเอาต์พุดโดยใช้ดัวด้านทานขนาด 10kΩ เป็นโหลด จึงได้สัญญาณ PS-PWM แสดงดังรูปที่ 4.4 โดยที่ขนาดของสัญญาณ PS-PWM มีค่าเท่ากับ 806.7μA<sub>peak</sub> เมื่อปรับก่า I<sub>SET</sub> = 200μA ซึ่งเบี่ยงเบนไปจากทฤษฎีเพียง 0.84% และมีความถิ่หลักมูล (Fundamental frequency) เท่ากับ 50*Hz* 



รูปที่ 4.1 รูปคลื่นสัญญาณกระแสเอาต์พุตจากวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสโหมดกระแส



รูปที่ 4.2 รูปคลื่นสัญญาณกระแสอ้างอิงรูปคลื่นไซน์



ร**ูปที่ 4.3** รูปคลื่นสัญญาณของ (ก) I<sub>PWM1</sub>, (ข) I<sub>PWM2</sub>, (ค) I<sub>PWM3</sub> และ (ง) I<sub>PWM4</sub> จากวงจร เปรียบเทียบสัญญาณโหมดกระแส

จากผลการจำลองของวงจรมอดูเลตความกว้างพัลส์ชนิคเลื่อนเฟสหลายสัญญาณพาห์ใน โหมดกระแสด้วยไอซีเชิงพาณิชย์ เมื่อกำหนดค่าพารามิเตอร์ให้กับวงจร พบว่าอัตรามอดูเลตด้าน ขนาดและอัตรามอดูเลตด้านความถี่มีความกลาดเคลื่อนไปจากก่าที่ออกแบบสูงสุด 5.66% และ 6.5% ตามลำดับ ซึ่งวงจรมอดูเลตความกว้างพัลส์ที่ได้ออกแบบสามารถให้ผลลัพท์ตรงตามทฤษฎีที่ ได้กาดการณ์ไว้



การทดสอบการเปลี่ยนแปลงก่าดิวตี้ไซเล็ลของ  $I_{pwa1}$ ,  $I_{pwa2}$ ,  $I_{pwa3}$  และ  $I_{pwa4}$  ในการ จำลองเปรียบเทียบกับทฤษฎีที่วิเคราะห์ไว้ในหัวข้อที่ 3.3 แสดงให้เห็นดังกราฟในรูปที่ 4.5-4.8 ตามลำดับ ซึ่งก่าดิวตี้ไซเลิลที่วัดได้ในผลการจำลองเป็นไปในทิศทางเดียวกันกับก่าที่กำนวณได้จาก ทฤษฎีในสมการ (3.61) – (3.64) โดยมีก่ากวามผิดพลาดสูงสุดเท่ากับ 10.46% ในรูปที่ 4.9 แสดงการ กวบกุมขนาดของสัญญาณ PS-PWM ด้วยการปรับก่า  $I_{ser}$  ได้ตั้งแต่ 0 – 2000µA ซึ่งวงจรมอดูเลต กวามกว้างพัลส์ที่ออกแบบสามารถปรับขนาดของสัญญาณเอาต์พุดได้อย่างเป็นเชิงเส้นและให้ ก่าสูงสุดประมาณ 8mA<sub>peak</sub> โดยมีความกลาดเคลื่อนไปจากทฤษฎีสูงสุดเท่ากับ 3.75% เมื่อพิจารณา จากกราฟดังรูปที่ 4.9 ถ้าหากปรับค่า  $I_{ser}$  เกินระดับ 2000µA ทำให้ผลการจำลองเริ่มเบี่ยงเบนไป จากทฤษฎีมากขึ้น สามารถอนุมานได้ว่าระดับกระแสไบแอสเริ่มเข้าใกล้ขีดจำกัดของอุปกรณ์ การ เปลี่ยนแปลงของอุณหภูมิที่ส่งผลกระทบต่อขนาดของสัญญาณ PS-PWM แสดงให้ดังรูปที่ 4.10 โดยทดสอบที่อุณหภูมิ 0 – 100 องศาเซลเซียส จากผลการจำลองพบว่าขนาดของสัญญาณ PS-PWM มีการเบี่ยงเบนในอัตราคงที่ ซึ่งมีก่าสูงสุดเพียง 0.11% ที่อุณหภูมิ 100 องศาเซลเซียส เพราะฉะนั้น สามารถสรุปได้ว่าขนาดของสัญญาณเอาต์พุตของวงจรมอดูเลตกวามกว้างพัลส์ไม่ขึ้นอยู่กับ อุณหภูมิโดยมีความสอดคล้องกับทฤษฎีที่ได้วิเคราะห์ไว้ในสมการ (3.46) ก่าความผิดพลาดทั้งหมด ในการจำลองเกิดจากผลกระทบในความไม่เป็นอุลมกดี ซึ่งเป็นไปตามการวิเคราะห์ในหัวข้อที่ 3.4





**รูปที่ 4.8** การเปลี่ยนแปลงค่าดิวตี้ไซเคิลของ I<sub>PWM4</sub> ในการจำลองเทียบกับทฤษฎี



ร**ูปที่ 4.10** การเปลี่ยนแปลงอุณหภูมิที่ส่งผลต่อการเบี่ยงเบนของขนาคสัญญาณ PS-PWM

## 4.2 การทดสอบสมรรถนะของวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์ในทางปฏิบัติ

ในการทดสอบสมรรถนะของวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์ในทางปฏิบัติได้ ทำการต่อวงจรที่สังเคราะห์และออกแบบไว้ในบทที่ 3 ลงบนโปรโตบอร์ด (Protoboard) โดยใช้ ค่าพารามิเตอร์ดังตารางที่ 4.1 ในส่วนของกระแสไบแอสที่จ่ายให้กับไอซีเบอร์ LM13700 แต่ละตัว ได้ใช้เป็นชุดแหล่งจ่ายกระแสที่ปรับค่าได้สร้างจากไอซีเบอร์ AD844 [45] ทดสอบวัดรูป กลื่นสัญญาณเอาต์พุตโดยใช้เครื่องออสซิลโลสโครปรุ่น RIGOL DS1054 เนื่องจากเครื่อง ออสซิลโลสโครปดังกล่าวสามารถวัดได้เพียงสัญญาณแรงคัน เพราะฉะนั้นจึงใช้ตัวต้านทานขนาด 20kΩ (ค่าที่ได้จากการวัดเท่ากับ 20.09kΩ) เพื่อแปลงสัญญาณกระแสเอาต์พุตให้เป็นสัญญาณ แรงดันเอาต์พุตสำหรับวัดสัญญาณสามเหลี่ยมจากวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสและ สัญญาณ PWM จากวงจรเปรียบเทียบสัญญาณ สัญญาณไซน์อ้างอิงที่ใช้สำหรับการมอดูเลตนี้ได้ เลือกใช้สัญญาณที่มาจากเครื่องกำเนิดสัญญาณรุ่น RIGOL DG811



รูปที่ 4.11 รูปคลื่นสัญญาณแรงคันเอาต์พุตจากวงจรกำเนิคสัญญาณสามเหลี่ยม 4 เฟส โหมคกระแส

เมื่อวัดสัญญาณเอาต์พุตจากวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟส ทำให้ได้รูป กลื่นสัญญาณดังรูปที่ 4.11 โดยมีความถี่เท่ากับ 922*Hz* ซึ่งคลาดเคลื่อนไปจากทฤษฎี 5.35% ขนาด แรงดันของสัญญาณสามเหลี่ยมทั้ง 4 เฟส มีค่าดังนี้  $|V_{tri1}| = 2.12V_{peak}$ ,  $|V_{tri2}| = 2.06V_{peak}$ ,  $|V_{tri3}| = 2.10V_{peak}$  และ  $|V_{tri4}| = 2.11V_{peak}$  เมื่อนำขนาดแรงดันของสัญญาณสามเหลี่ยมทั้ง 4 ค่า หารด้วยค่าความต้านทาน 20.09*k*Ω ทำให้ทราบว่าขนาดของกระแสเอาต์พุตจากวงจร

กำเนิดสัญญาณสามเหลี่ยม 4 เฟสมีค่าดังนี้  $|I_{tril}| = 105.53 \mu A_{peak}$ ,  $|I_{tri2}| = 102.54 \mu A_{peak}$ ,  $|I_{\text{tri3}}| = 104.53 \mu A_{peak}$  และ  $|I_{\text{tri4}}| = 105.03 \mu A_{peak}$  ซึ่งมีความผิดพลาดไปจากทฤษฏี 5.53%, 2.54%, 4.53% และ 5.03% ตามลำดับ ความต่างเฟสระหว่าง  $I_{\rm tri3}$  กับ  $I_{\rm tri1}$  และ  $I_{\rm tri4}$  กับ  $I_{\rm tri2}$  มีค่าประมาณ 94.23 องศา และ 95.56 องศา ซึ่งมีความเบี่ยงเบนไปจากสมการ (3.33) 6.72% และ 8.22% ส่วน ความต่างเฟสระหว่าง  $I_{\rm tri1}$  กับ  $I_{\rm tri4}$  และ  $I_{\rm tri3}$  กับ  $I_{\rm tri2}$  มีค่าประมาณ 84.65 องศา และ 277.6 หรือ -82.4 องศา ซึ่งเบี่ยงเบนไปจากสมการ (3.34) และ (3.35) 7.69% และ 3.47% ตามลำดับ จากการ ทคสอบวงจรกำเนิคสัญญาณสามเหลี่ยม 4 เฟส สามารถทำงานได้ตรงตามที่ได้ออกแบบไว้ใน ้ขั้นต้น โดยมีความคลาคเคลื่อนไปจากทฤษฎีที่วิเคราะห์ไว้ในขอบเขตที่สามารถยอมรับได้ ต่อมา ทดสอบวงจรเปรียบเทียบสัญญาณ โดยนำสัญญาณพาห์รูปคลื่นสามเหลี่ยมทั้ง 4 เฟส มา เปรียบเทียบกับสัญญาณอ้างอิงรูปคลื่นไซน์ ทว่าสัญญาณอ้างอิงที่ได้จากเครื่องกำเนิดสัญญาณมี เอาต์พูตเป็นแรงคันแสดงคังรูปที่ 4.12 ซึ่งได้กำหนดให้ขนาดและความถี่ของสัญญาณไซน์เท่ากับ 1.25V<sub>peak</sub> และ 50Hz ตามลำคับ คังนั้นในการทคสอบจึงแปลงจากสัญญาณแรงคันเอาต์พุตให้เป็น ้สัญญาณกระแสเอาต์พุต โดยใช้ไอซีเบอร์ AD844 ต่อร่วมกับตัวต้านทานแบบลงกราวด์ [45] ซึ่ง นำเอาสัญญาณแรงคันอ้างอิงรูปคลื่นไซน์ป้อนเข้าที่ขั้ว v และตัวต้านทานแบบลงกราวค์ขนาค  $20k\Omega$  ต่อที่ขั้ว  $v_{\rm c}$  ดังนั้นจะได้กระแสเอาต์พูตที่ขั้ว TZ สามารถกำนวณก่างนาดกระแสของสัญญาณ อ้างอิงได้เท่ากับ 62.22µA<sub>peak</sub> ซึ่งใกล้เคียงกับค่าที่ได้ออกแบบไว้



รูปที่ 4.12 รูปคลื่นสัญญาณแรงคันอ้างอิงรูปคลื่นไซน์

เมื่อสัญญาณพาห์รูปคลื่นสามเหลี่ยมเปรียบเทียบกับสัญญาณอ้างอิงตามหลักการในหัวข้อ ที่ 3.2 ใช้เครื่องออสซิลโลสโครปวัคสัญญาณเอาต์พุตจากวงจรเปรียบเทียบสัญญาณ ได้รูป คลื่น สัญญาณแรงคัน PWM ทั้งหมด 4 สัญญาณดังรูปที่ 4.13 - 4.16 โดยมีขนาดดังนี้  $|V_{PWM1}| = 4.4V_{peak}$ ,  $|V_{PWM2}| = 4.5V_{peak}$ ,  $|V_{PWM3}| = 4.5V_{peak}$  และ  $|V_{PWM4}| = 4.6V_{peak}$  เมื่อนำขนาดดังนี้ แรงดันของสัญญาณ PWM ทั้ง 4 ค่า หารด้วยก่าความด้านทาน 20.09 $k\Omega$  ทำให้ทราบว่าขนาดของ กระแสเอาต์พุตจากวงจรเปรียบเทียบสัญญาณมีก่าดังนี้  $|I_{PWM1}| = 219\mu A_{peak}$ ,  $|I_{PWM2}| = 224\mu A_{peak}$ ,  $|I_{PWM3}| = 224\mu A_{peak}$  และ  $|I_{PWM4}| = 229\mu A_{peak}$  ซึ่งเบี่ยงเบนไปจากทฤษฎี 9.5%, 12%, 12% และ 14.5% ตามลำดับ รวมสัญญาณ PWM ทั้ง 4 สัญญาณเพื่อสร้างสัญญาณ PS-PWM และใช้ตัว ด้านทานขนาด 10 $k\Omega$  (ค่าที่ได้จากการวัดเท่ากับ 9.79 $k\Omega$ ) เป็นโหลด สำหรับวัดสัญญาณแรงดัน PS-PWM เมื่อใช้เครื่องออสซิลโลสโครปวัดสัญญาณจากโหลด ได้รูปกลื่นสัญญาณแรงดัน PS-PWM แสดงดังรูปที่ 4.17 ซึ่งมีขนาดเท่ากับ 832.48 $\mu A_{peak}$  ที่  $I_{xer} = 200\mu A$  โดยเบี่ยงเบนไปจากทฤษฎี 4.06% และมีความถี่หลักมูลเท่าถับ 50Hz

จากผลการทคลองในทางปฏิบัติของวงจรมอดูเลตความกว้างพัลส์ชนิคเลื่อนเฟสหลาย สัญญาณพาห์ในโหมคกระแสด้วยไอซีเชิงพาณิชย์ เมื่อกำหนดค่าพารามิเตอร์ให้กับวงจรมอดูเลต ้ความกว้างพัลส์พบว่าอัตรามอดูเลตค้านขนาดและอัตรามอดูเลตค้านความถี่มีความคลาดเกลื่อนไป จากค่าที่ออกแบบสูงสุด 5.67% และ 7.8% ตามลำดับ ซึ่งวงจรมอดูเลตความกว้างพัลส์ที่ออกแบบ สามารถให้สัญญาณเอาต์พุตที่มีลักษณะเป็นขั้น ๆ ตรงตามทฤษฎีที่ได้อธิบายไว้ในบทที่ 2 พิจารณา รูปที่ 4.18-4.21 ซึ่งแสดงการเปลี่ยนแปลงค่าดิวตี้ไซเกิลของ  $I_{PWM1}, I_{PWM2}, I_{PWM3}$  และ  $I_{PWM4}$ ในทางปฏิบัติเปรียบเทียบกับทฤษฎีตามสมการ (3.61) – (3.64) พบว่าก่าดิวตี้ไซเกิลที่ได้จากการวัด ผ่านเกรื่องออสซิลโลสโครปมีความสอคคล้องกับทฤษฎีที่ได้วิเคราะห์ไว้ โดยมีค่าความผิดพลาด ้สูงสุดเท่ากับ 16.91% การทดสอบปรับขนาดของสัญญาณ PS-PWM แสดงให้เห็นในรูปที่ 4.22 ซึ่ง ้จากรูปแสดงการเปรียบเทียบระหว่างค่าที่ได้จากการวัดกับทฤษฎีในสมการ (3.45) ในการทคสอบ ปรับ  $I_{\scriptscriptstyle SET}$  ในช่วง 0 – 2000 $\mu A$  พบว่าวงจรมอดูเลตความกว้างพัลส์ที่ออกแบบสามารถให้ขนาดของ ้สัญญาณ PS-PWM ใค้สูงสุดประมาณ 7.6mA พิจารณาจากกราฟคังรูปที่ 4.22 ขนาคของสัญญาณ PS-PWM มีความคลาดเคลื่อนไปจากทฤษฎีสูงขึ้นเรื่อยๆเมื่อปรับค่า  $I_{ser}$  มากกว่า 1000 $\mu A$  ขึ้นไป เนื่องจากระดับของกระแส ใบแอสมากเกิน ใปจนเข้าใกล้ขีดจำกัดของอุปกรณ์จึงส่งผลให้ลักษณะ รูปคลื่นของสัญญาณผิดเพี้ยนไปจากทฤษฎีที่ได้กล่าวไว้ เพราะฉะนั้นการปรับระดับของ I<sub>ser</sub> ที่ ้เหมาะสำหรับการนำไปใช้งานควรเลือกใช้ในช่วง  $0-1000 \mu A$  โดยมีความผิดพลาดสูงสุดเท่ากับ 8.09% ค่าความผิดพลาดทั้งหมดที่เกิดขึ้นกับการทดลองในทางปฏิบัติมีสาเหตุมาจาก 2 ปัจจัยหลัก ๆ คือ 1) เกิดจากผลกระทบของความไม่เป็นอุดมคติของอุปกรณ์ที่ได้วิเคราะห์ไว้ในหัวข้อที่ 3.4 2) ความผิดพลาดจากมนุษย์ (Human error) ที่เกิดจากการวัด การอ่านค่า การบันทึกค่าและการคำนวณ





รูปที่ 4.14 รูปคลื่นสัญญาณของ  $V_{\scriptscriptstyle PWM2}$  จากวงจรเปรียบเทียบสัญญาณโหมดกระแส



รูปที่ 4.16 รูปคลื่นสัญญาณของ  $V_{\scriptscriptstyle PWM4}$  จากวงจรเปรียบเทียบสัญญาณโหมดกระแส



**รูปที่ 4.18** การเปลี่ยนแปลงก่าดิวตี้ไซเกิลของ I<sub>PWM1</sub> ในทางปฏิบัติเทียบกับทฤษฏี





ร**ูปที่ 4.22** การทดสอบปรับขนาดของสัญญาณ PS-PWM ด้วย I<sub>ser</sub> ในทางปฏิบัติเทียบกับทฤษฎี

# สรุปผลการวิจัยและข้อเสนอแนะ

าเทที่ 5

#### 5.1 สรุปผลการวิจัย

้วงจรมอดูเลตความกว้างพัลส์ที่ได้สังเคราะห์และออกแบบในวิทยานิพนธ์ฉบับนี้ มี ้จุดประสงค์เพื่อพัฒนาวงจรมอดูเลตความกว้างพัลส์ให้มีประสิทธิภาพมากยิ่งขึ้นโดยใช้เทคนิกการ มอดูเลตความกว้างพัลส์ชนิดเลื่อนเฟสหลายสัญญาณพาห์และสามารถควบคุมด้วยวิธีทาง อิเล็กทรอนิกส์ รวมถึงการลคต้นทุนในการผลิตโดยการออกแบบวงจรด้วยอุปกรณ์ไอซีเชิงพาณิชย์ การสังเคราะห์วงจรมอดูเลตความกว้างพัลส์เลือกใช้อุปกรณ์ไอซีเบอร์ LM13700 และ AD844 อย่าง ละ 8 ตัว ต่อรวมกับตัวเก็บประจุแบบลงกราวด์จำนวน 2 ตัว ซึ่งใช้งบประมาณไม่เกิน 3000 บาท ้วงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์ประกอบไปด้วยวงจรหลัก 2 วงจร คือ 1) วงจรกำเนิด สัญญาณสามเหลี่ยม 4 เฟส โหมดกระแส 2) วงจรเปรียบเทียบสัญญาณ โหมดกระแส โดยที่การ ้วิเคราะห์วงจรในกรณีอุดมคติและไม่อุดมคติได้อธิบายไว้ในบทที่ 3 ซึ่งวงจรกำเนิดสัญญาณ สามเหลี่ยม 4 เฟส โหมคกระแสที่สังเคราะห์ขึ้นมาสำหรับสร้างสัญญาณพาห์รูปคลื่นสามเหลี่ยมมี ลักษณะเด่นกว่าวงจรกำเนิคสัญญาณสามเหลี่ยมที่ออกแบบด้วยอุปกรณ์ประเภทต่าง ๆ ที่ได้ นำเสนอไว้ในบทที่ 2 โดยมีรายละเอียดการเปรียบเทียบแสดงดังตารางที่ 5.1 การทดสอบสมรรถนะ ของวงจรมอดูเลตกวามกว้างพัลส์ที่สังเกราะห์แบ่งออกเป็น 2 วิธี คือ 1) จำลองการทำงานผ่าน ้ โปรแกรม PSpice 2) การทคลองในทางปฏิบัติ เพื่อยืนยันถึงทฤษฎีที่ได้วิเคราะห์ไว้ ในการทคสอบ สมรรถนะของวงจรมอดูเลตกวามกว้างพัลส์ที่สังเคราะห์ออกแบบให้อัตรามอดูเลตด้านขนาดและ ด้านความถี่เท่ากับ 0.625 และ 20 ตามลำคับ โดยใช้สัญญาณพาห์รูปคลื่นสามเหลี่ยม 4 สัญญาณที่มี ความต่างเฟส 90 องศา และมีขนาดและความถี่เท่ากับ 100µA<sub>peak</sub> และ 1kHz ตามลำคับ ซึ่งผลการ จำลองวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟส โหมดกระแส โดยขนาด ความถี่ และความต่างเฟส ้ของสัญญาณพาห์สามเหลี่ยมมีความผิดพลาคสูงสุด 6%, 7.43% และ 1.02% ตามลำคับ ส่วนผลการ ทคลองในทางปฏิบัติขนาด ความถี่ และความต่างเฟสของสัญญาณพาห์สามเหลี่ยมมีความผิดพลาด สูงสุด 5.35%, 5.53% และ 8.22% ตามลำดับ จากผลการทดสอบทั้ง 2 วิธี วงจรกำเนิดสัญญาณ ้สามเหลี่ยม 4 เฟสสามารถให้สัญญาณพาห์รูปคลื่นสามเหลี่ยมสอคคล้องกันกับค่าที่ได้ออกแบบไว้ ้เมื่อนำสัญญาณพาห์รูปคลื่นสามเหลี่ยมไปเปรียบเทียบกับสัญญาณอ้างอิงรูปคลื่นไซน์ที่มีขนาด เท่ากับ 62.5 $\mu A_{\scriptscriptstyle peak}$  และความถี่เท่ากับ 50Hz ผ่านวงจรเปรียบเทียบสัญญาณ โหมดกระแส ได้เป็น

้สัญญาณ PWM ทั้งหมด 4 สัญญาณ โดยที่ขนาดและค่าดิวตี้ไซเกิลเบี่ยงเบนไปจากทฤษฎีสูงสุด 0.84% และ 10.46% ส่วนผลการทคลองในทางปฏิบัติขนาคและค่าคิวตี้ไซเกิลเบี่ยงเบนไปจาก ทฤษฎีสูงสุด 14.5% และ 16.91% เมื่อรวมสัญญาณ PWM ทั้ง 4 สัญญาณ ทำให้เกิดเป็นสัญญาณ PS-PWM ซึ่งเป็นสัญญาณเอาต์พุตของวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์ โดยผลการจำลองการ วัดขนาดของสัญญาณ PS-PWM มีค่าเท่ากับ 806.7 $\mu A_{peak}$ ที่  $I_{set}=200\mu A$  มีความผิดพลาดไปจาก ทฤษฎีเพียง 0.84% และมีความถี่หลักมูลเท่ากับ 50Hz ผลการวัคขนาคของสัญญาณ PS-PWM ในทางปฏิบัติมีค่าเท่ากับ 832.48 $\mu A_{peak}$  ที่  $I_{set}=200\mu A$  โดยเบี่ยงเบนไปจากทฤษฎี 4.06% และมี ้ความถี่หลักมูลเท่ากับ 50Hz ซึ่งลักษณะของรูปคลื่นสัญญาณเป็นไปตามทฤษฎีที่ได้คาดการณ์ไว้ใน ้หัวข้อที่ 2.2.2 การทคสอบปรับขนาคของสัญญาณ PS-PWM ในการจำลองสามารถปรับขนาคได้ อย่างเป็นเชิงเส้นและมีค่าสูงสุดถึง 8 $mA_{peak}$  ที่  $I_{set}$  = 2000 $\mu A$  ซึ่งมีค่าความผิดพลาดสูงสุด 0.84% ส่วนในทางปฏิบัติปรับขนาดได้สูงสุดถึง 7.6 $mA_{peak}$ ที่  $I_{set}=2000 \mu A$  และมีความเป็นเชิงเส้น เช่นเดียวกันกับผลการจำลอง ซึ่งมีก่ากวามผิดพลาดสูงสุด 4.06% ผลการทดสอบสมถรรนะของ วงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์ทั้ง 2 วิธี มีความสอดคล้องกันและเป็นไปตามทฤษฎีที่ได้ ้วิเคราะห์ไว้ นอกจากนี้ขนาคของสัญณาณเอาต์พุตขึ้นอยู่กับอุณภูมิเพียงเล็กน้อย ยืนยันด้วยผลการ จำลองในโปรแกรม PSpice ซึ่งมีค่าเบี่ยงเบนไปจากทฤษฎีที่วิเคราะห์ไว้ในหัวข้อที่ 3.2 เพียง 0.11% ที่อุณหภูมิ 100 องศาเซลเซียส คังนั้นสามารถสรุปได้ว่าขนาคของสัญญาณ PS-PWM นั้นไม่ขึ้นอยู่ กับอุณหภูมิ ค่าความผิดพลาดทั้งหมดที่เกิดขึ้นกับวงจรมอดูเลตความกว้างพัลส์ที่ออกแบบใน วิทยานิพนธ์นี้มาจากความไม่เป็นอุดมคติของอุปกรณ์ตามที่ได้วิเคราะห์ไว้และความผิดพลาดที่ เกิดขึ้นจากผู้ทำการทดลอง วิทยาลัยศิล

#### 5.2 ข้อเสนอแนะ

บางจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์นี้สามารถนำไปทดลองใช้กับการขับอุปกรณ์
 สวิตซ์ในวงจรอินเวอร์เตอร์ 5 ระดับสำหรับสายงานทางด้านอิเล็กทรอนิกส์กำลัง

2) ควรนำวงจรมอดูเลตความกว้างพัลส์ที่สังเคราะห์ไปออกแบบเป็นวงจรพิมพ์หรือ PCB เพื่อประยุกต์ใช้กับสายงานที่เกี่ยวข้อง

พัฒนาวงจรให้มีขนาดเล็กลงโดยการลดจำนวนอุปกรณ์พาสซีฟหรืออุปกรณ์แอคทีพ

|          | 1          | r        | ·                |            |             |          |       |       |        |         |
|----------|------------|----------|------------------|------------|-------------|----------|-------|-------|--------|---------|
|          |            |          | สัญญาถ           | นเอาต์พุต  | การปร้      | ับค่าทาง | ผลกระ | ทบทาง | การท   | ดสอบ    |
| เอกสาร   | อุปกรณ์ที่ | ไอซีเชิง | <del>ສ</del> ານເ | หลี่ยม     | อิเล็กท     | ารอนิกส์ | อุณ   | หภูมิ | ประสิท | ทธิภาพ  |
| อ้างอิง  | ใช้ออกแบบ  | พาณิชย์  | °                | ความ       |             | 21212.0  | and   | 20100 | การ    | ทาง     |
|          |            |          | งานวน            | ต่างเฟส    | 91 J IJJ EI | ขนาด     | ความข | ขนาด  | จำลอง  | ปฏิบัติ |
| [33]     | CFOA       | -        | 1                | -          | ไม่ได้      | ไม่ได้   | ไม่มี | ไม่มี | มี     | ไม่มี   |
| [34]     | CCII       | -        | 1                | -          | ไม่ได้      | ไม่ได้   | ไม่มี | ไม่มี | มี     | ไม่มี   |
| [35]     | OTA        | -        | 1                | -          | ได้         | ได้      | ไม่มี | ไม่มี | มี     | ไม่มี   |
| [36]     | MO-CFTA    | -        | 1                |            | ได้         | ได้      | มี    | ไม่มี | มี     | ไม่มี   |
| [37]     | Op-Amp     | ใช้      | A 2              | 90°        | ไม่ได้      | ไม่ได้   | ไม่มี | ไม่มี | ไม่มี  | มี      |
| [20]     | CMOS       |          |                  | 150        | મ ર         | 1.12     | งเส   | าเส   | đ      | 1.เส    |
| [38]     | Transistor | -        |                  | 43         | 191         | 111 161  | เทท   | เทม   | ų      | เทท     |
| วงจร     | LM13700    |          | 34               | 73         |             | 5        | F     |       |        |         |
| ในรูปที่ | ແດະ        | ใช้      | 4                | <b>90°</b> | ได้         | ได้      | มี    | ไม่มี | มี     | มี      |
| 3.4      | AD844      |          | A.               | 9:0        |             | 377      |       |       |        |         |

ตารางที่ 5.1 การเปรียบเทียบระหว่างวงจรกำเนิดสัญญาณสามเหลี่ยม 4 เฟสในรูปที่ 3.4 กับวงจร กำเนิดสัญญาณสามเหลี่ยมด้วยอุปกรณ์ต่าง ๆ จากงานวิจัยที่ผ่านมา



## รายการอ้างอิง

- A. K. Gupta, M.S.J.a.V.A., "Novel Multicarrier PWM Scheme for a Reconfigurable Single-Phase Inverter to Achieve Manifold Higher Effective Switching Frequency," *IEEE Journal* of Emerging and Selected Topics in Power Electronics, 2020, vol.8, no.3 : p.2340-2349.
- J. Tang, M.W., M. Chen and L. Jang, "Glucose detection using an electro-optical fluidic device based on pulse width modulation," *Seventh International Conference on Sensing Technology (ICST)*, 2013, Wellington : p. 325-329.
- J. Zhu, L.M.a.X.Z., "PWM-based dimmable hybrid optical OFDM for visible-light communications," *IET Communications*, 2020, vol.14, no.6 : p. 930-936.
- al, S.Y.e., "A dual-level dual-phase pulse-width modulation class-D amplifier with 0.001% THD, 1 1 2 dB SNR," *IEEE International Symposium on Circuits and Systems (ISCAS)*, 2014, Melbourne VIC : p. 2676-2679.
- 5. P. Khluabwannarat, C.T., S. Tadsuan and S. Bunjongjit, "An analysis of iron loss supplied by sinusoidal, square wave, bipolar PWM inverter and unipolar PWM inverter," *International Power Engineering Conference (IPEC* 2 0 0 7 ), 2 0 0 7 , Singapore : p. 1185-1190.
- B. Reznikov, M.S., Y. L. Familiant, G. Grandi and A. Ruderman, "Simple Time Averaging Current Quality Evaluation of a Single-Phase Multilevel PWM Inverter," *IEEE Transactions on Industrial Electronics*, 2016, vol.63, no.6 : p. 3605-3615.
- A. Radan, A.H.S.a.M.F., "Evaluation of Carrier-Based PWM Methods for Multi-level Inverters," *IEEE International Symposium on Industrial Electronics*, 2 0 0 7, Vigo : p. 389-394.
- E. L. Soares, L.F.M.d.L., N. Rocha, C. B. Jacobina and E. R. C. da Silva, "Enhanced Phase-Shifted Carrier PWM Applied to 3 -Phase Multilevel Coupled Inductors Inverters," *IEEE* 15 th Brazilian Power Electronics Conference and 5 th IEEE Southern Power Electronics Conference (COBEP/SPEC), 2019, Santos, Brazil : p. 1-6.
- Al-Ghumaiz, M.T.A.a.a.A.A., "Novel CCI-based single-element-controlled oscillators employing grounded resistors and capacitors," *IEEE Transactions on Circuits and Systems I: Fundamental Theory and Applications*, 1996, vol.43, no.2 : p. 153-155.

- D. Moro-Frias, E.T.-C.a.M.F., "Design of CCI-based tuneable active filters and sinusoidal oscillator," 2008 7th International Caribbean Conference on Devices, Circuits and Systems, 2008, Cancun : p. 1-4.
- M. Kumngern, P.P.a.K.D., "Tunable sinusoidal oscillator using CCII with variable current gain," 2013 *Eleventh International Conference on ICT and Knowledge Engineering*, 2013, Bangkok : p. 1-4.
- S. Junnapiya, M. Kumngern, "Tunable Quadrature Sinusoidal Oscillator Using Single-Ended OTAs," 2 0 1 2 Fourth International Conference on Computational Intelligence, Communication Systems and Networks, 2012, Phuket : p. 74-77.
- Z. N. Zafar, M.A.M.a.M.S.H., "A new adjustable square/triangular-wave generator using CCII/CCCII and OTA," 2014 26 th International Conference on Microelectronics (ICM), 2014, Doha : p. 104-107.
- W. Jaikla, S.A., P. Suwanjan and M. Kumngern, "Current/Voltage Controlled Quadrature Sinusoidal Oscillators for Phase Sensitive Detection Using Commercially Available IC," 2020, Sensors, vol.22 : no.1319.
- W. Jaikla, F.K., T. Kulej, and K. Pitaksuttayaprot, "Universal Filter Based on Compact CMOS Structure of VDDDA," 2021, Sensors, vol. 21 : p.1683.
- W. Jaikla, S.S., F. Khateb, R. Sotner, P. Silapan, P. Suwanjan, et al, "Synthesis of biquad filters using two VD-DIBAs with independent control of quality factor and natural frequency," *AEU International Journal of Electronics and Communications*, 2021, vol. 132 : p.153601.
- W. Jaikla, R.S., and F. Khateb, "Design and analysis of floating inductance simulators using VDDDAs and their applications," *AEU - International Journal of Electronics and Communications*, 2019, vol. 112 : p.152937.
- 18. มนตรี ศิริปรัชญานันท์, การศึกษาวงจรกำเนิดสัญญาณและวงจรอนุพันธ์ PWM ที่สามารถ กวบคุมด้วยกระแสอย่างเป็นอิสระต่อกัน โดยอาศัยหลักการวงจรรวม, 2547, วิทยานิพนธ์ วิศวกรรมศาสตรคุษฎีบัณฑิต สาขาวิศวกรรมไฟฟ้า บัณฑิตวิทยาลัย สถาบันเทคโนโลยีพระ จอมเกล้าเจ้าคุณทหารลาดกระบัง.
- 19. Sandler, J.M.G.a.M.B., "New high accuracy pulse width modulation based digital-toanalogue convertor/power amplifier," *IEE Proceedings - Circuits, Devices and Systems*,

1994, vol.141, no.4 : p. 315-324.

- 20. Holtz, J., "Pulsewidth modulation A survey," *IEEE trans on Industrial Electronics*, 1992, vol.39, no.5 : p. 410-420.
- P. H. Mellor, S.P.L.a.B.M.G.C., "Reduction of spectral distortion in class D amplifiers by an enhanced pulse width modulation sampling process," *IEE Proc.-G*, 1991, vol.138, no.4 : p. 441-448.
- 22. H. Bresch, M.S.a.W.M., "About the demodulation of PWM-signals with application to audio amplifiers," *Proc. Circuits and Systems*, 1998, vol.1 : p. 205–208.
- 23. Couch, L.W., Digital and Analog Communication Systems. New York : Prentice Hall, Inc., 1997 : p. 209-214.
- 24. Roden, M.S., Analog and Digital Communication Systems. New York : Prentice Hall, Inc., 1996 : p. 176-183.
- Schoenbeck, R.J., Electronic Communications Modulation and Transmission. New York : Max. Macmillan, Inc., 1992 : p. 51-53.
- Stremler, F.G., Introduction to Communication Systems. New York : Addison-Wesley, Inc., 1982 : p. 370-386.
- วีระเชษฐ์ ขันเงิน, วุฒิพล ธาราธีรเศรษฐ์, เล็กทรอนิกส์กำลัง (Power Electronics), กรุงเทพมหานคร:ห้างหุ้นส่วนจำกัด วี.เจ.พริ้นติ้ง, 2557, หน้าที่ 424-434.
- 28. วรพงศ์ ตั้งศรีรัตน์, ออปแอมป์และการประมวลผลสัญญานอนาลอก, กรุงเทพมหานคร:
   ว.เพีชรสกุล, 2545, หน้าที่ 104-106.
- ใชยยันต์ ชนะพรมมา, มนตรี ศิริปรัชญานั้นท์, รายงานการวิจัยการออกแบบวงจรชมิตต์ทริก เกอร์ โหมดกระแส โดยใช้ CC-CFA และการประยุกต์ใช้งาน, 2551, ภาควิชาครุศาสตร์ ไฟฟ้า คณะครุศาสตร์อุตสาหกรรม มหาวิทยาลัยเทคโนโลยีพระจอมเกล้าพระนครเหนือ.
- R. G. Coughlin, F.F.D., Operational Amplifier & Linear Integrated Circuits. 5 th Ed., New York, Prentice-Hall, Inc., 1998. Ch. 6.
- 31. D. R. Choudhury, S.J., Linear Integrated Circuits. Wiley Eastern, Inc., 1994. Ch. 5.
- 32. Gayakwad, R.A., Op-Amps and Linear Integrated Circuits. *3* rd Ed., New York, PrenticeHall, Inc., 1993. Ch. 8.
- A. S. Haque, M.M.H., W. A. Davis, H. T. Russell and R. L. Carter, "Design of Sinusoidal, Triangular, and Square wave Generator Using Current Feedback Operational Amplifier

(CFOA)," 2008 IEEE Region 5 Conference, 2008, Kansas City : p. 1-5.

- 34. D. Pal, A.S., B. B. Pal, A. Demosthenous and B. N. Das, "Current Conveyor-Based Square/Triangular Waveform Generators With Improved Linearity," *IEEE Transactions on Instrumentation and Measurement*, July 2009, vol. 58, no. 7 : p. 2174-2180.
- 35. Won-Sup Chung, H.K., Hyeong-Woo Cha and Hee-Jun Kim, "Triangular/square-wave generator with independently controllable frequency and amplitude," *IEEE Transactions on Instrumentation and Measurement*, 2005, vol. 54, no. 1 : p. 105-109.
- 36. S. Inchan, P.S., P. Pipatthitikorn and M. Siripruchyanun, "An electronically controlled current-mode triangular/square wave generator employing MO-CFTAs," 2 0 1 3 1 0 th International Conference on Electrical Engineering/Electronics, Computer, Telecommunications and Information Technology, 15-17 May 2013, Krabi, Thailand : p. 1-4:
- Stork, M., "Control of triangular wave quadrature oscillator," 2 0 1 7 2 7 th International Conference Radioelektronika (RADIOELEKTRONIKA), 2017, Brno : p. 1-4.
- H. Lv, B.Z., W. Rhee, Y. Li and Z. Wang, "A relaxation oscillator with multi-phase triangular waveform generation," 2 0 1 1 *IEEE International Symposium of Circuits and Systems (ISCAS)*, 2011, Rio de Janeiro ; p. 2837-2840.
- 39. W. Rhee, "A low power, wide linear-range CMOS voltage-controlled oscillator," ISCAS'9 8. Proceedings of the 1 9 9 8 IEEE International Symposium on Circuits and Systems, 1998 : p. 85-88.
- 40. Chabloz, J., Ruffieux, D., Vouilloz, A., Tortori, P., Pengg, F., Muller, C., & Enz, C., "Frequency synthesis for a low-power 2 .4 GHz receiver using a BAW oscillator and a relaxation oscillator," *ESSCIRC* 2007 - 33rd European Solid-State Circuits Conference, 2007 : p. 492-495.
- Geraedts, P.F.J., van Tuijl, E., Klumperink, E. A. M., Wienk, G. J. M., & Nauta, B., "A 90uW 12MHz Relaxation Oscillator with a -162dB FOM," 2008 IEEE International Solid-State Circuits Conference - Digest of Technical Papers, 2008.
- 42. Bo Zhou, R.H., Jian Qiao, Jinghui Liu, Woogeun Rhee, & Zhihua Wang., "A low data rate FM-UWB transmitter with-based sub-carrier modulation and quasi-continuous frequencylocked loop," 2010 IEEE Asian Solid-State Circuits Conference, 8-10 November 2010,

Beijing, China.

- 43. Texas Instruments, LM1 3 7 0 0 : Dual operational transconductance amplifiers with linearizing diodes and buffers, Available online: https://https://www.ti.com/product/LM13700?qgpn=lm13700, (revised on November 2015).
- 44. Analog Devices, AD844: 60 MHz, 2000 V/μs, Monolithic Op Amp with Quad Low Noise,
   Available online: https://www.analog.com/media/en/technicaldocumentation/data-sheets/AD844.pdf (revised on May 2017).
- 45. ธนภัทร กรับทอง, ประชา แซ่ โซ่ง, รัชตะ พิริยะกิจสกุล, อภิวัฒน์ ตันทอง และภมร ศิลาพันธ์, แหล่งจ่ายกระแส ไฟตรงพิกัดต่ำควบคุมด้วยไมโครคอนโทรลเลอร์, การประชุม วิชาการ งานวิจัย และพัฒนาเชิงประยุกต์ ครั้งที่ 12 (ECTI-CARD 2020), 26-27 พฤษภาคม 2563, จังหวัดนครสวรรค์ หน้า 407-411.













2021 18th International Conference on Electrical Engineering/Electronics, Computer, Telecommunications and Information Technology

## **Smart Electrical Systems & Technology**

#### MAY 19-22, 2021

Virtual Conference Hosted by Department of Electrical Engineering, Faculty of Engineering, Chiang Mai University

> Editor Assoc. Prof. Dr. Yuttana Kumsuwan

ii



#### **COPYRIGHT 2021**

#### BY ELECTRICAL ENGINEERING/ELECTRONICS, COMPUTER, TELECOMMUNICATIONS AND INFORMATION TECHNOLOGY

Copyright and Reprint Permission: Abstracting is permitted with credit to the source. Libraries are permitted to photocopy beyond the limit of U.S. copyright law for private use of patrons those articles in this volume that carry a code at the bottom of the first page, provided the percopy fee indicated in the code is paid through Copyright Clearance Center, 222 Rosewood Drive, Danvers, MA 01923. For reprint or republication permission, email to IEEE Copyrights Manager at pubs-permissions@ieee.org. All rights reserved. Copyright ©2021 by IEEE.

Conference Record Number: 51831 IEEE Catalog Number: CFP2106E-ART ISBN: 978-0-7381-1127-8

iii

| Masked Face Recognition Using Principal component analysis and Deep learning (Susanta Malakar, Werapon Chiracharit, Kosin Chamnongthai, Theekapun Charoenpong)                                                                                                                               |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Electrochemical Portable Mini-Potentiostat for Graphene-Carbon Paste Electrochemical Sensor (Kessararat Ugsornrat, Assawapong Sappat, Chakrit Sriprachuabwong, Adisorn Tuantranont)                                                                                                          |
| Parallel Session 7 Room 1 PE (IV): Power Electronics                                                                                                                                                                                                                                         |
| Magnetic Field Distribution Using FEM for Permanent Magnet Generators with Various Magnet Configurations (Peerawat Meesuk, Vijit Kinnares)                                                                                                                                                   |
| Cascaded H-bridge Multilevel Inverter for Induction Motor Drive with Improved Grid Current Quality (Prayad Kongsuk, Sakdawut Boontua, Vijit Kinnares, Jongrak Boonseng)                                                                                                                      |
| Study of Three-phase Self-excited Induction Generator and Operating as Single-phase Induction Generator Supplying Non-linear Load (Panurak Nakorn, Parinya Machot, Vijit Kinnares, Chalermchat Manop)                                                                                        |
| Application of D-STATCOM for Voltage Sag Mitigation and Power Oscillation Damping (Yeun Leukhampeng, Panumat Sanpoung, Kittaya Somsai)                                                                                                                                                       |
| Investigation of the operating point effect on commandable zones of a two-modular DC-DC converter based on a three-level boost converter (Mohammad Afkar, Seyyed Amin Sadat Sakkak, Roghayeh Gavagsaz-Ghoachani, Matheepot Phattanasak, Wiset Saksiri, Serge Pierfederici, Panarit Sethakul) |
| Parallel Session 7 Room 2 DCS (II): Devices, Circuit and Systems                                                                                                                                                                                                                             |
| Single-Phase, Single-Loop PLL-Based BPSK, QPSK, 8-PSK Demodulators (Chutpipat Chaichomnan,<br>Phanumas Khumsat, Apisak Worapishet)                                                                                                                                                           |
| A 20-MHz 0.323-mW 23.9-dBm-IIP3 4 <sup>th</sup> -order Current-Reuse Lowpass Filter (Surachoke Thanapitak, Tatcha Chulajata, Pongsatorn Sedtheetorn, Khaled Hayatleh, Wanlop Surakampontorn)                                                                                                 |
| A Square Wave and Sinusoidal Quadrature Oscillator Based-on LT1228 (Karan Angkun, Rapeepan Kaew-<br>on, Phamorn Silapan)                                                                                                                                                                     |
| A Current-mode Phase-shifted Multicarrier PWM based on Commercially Available IC (Pawich Choykhuntod, Rapeepan Kaew-on, Phamorn Silapan)                                                                                                                                                     |
| Parallel Session 7 Room 3 SP (II): Signal Processing                                                                                                                                                                                                                                         |
| Improving automatic transcription of call center speech using data simulation (Vataya Chunwijitra, Nattapong Kurpukdee)                                                                                                                                                                      |
| Multimodal Signals Subject Authentication System (Turky N. Alotaiby, Saleh A. Alshebeili, Gaseb Alotaibi)                                                                                                                                                                                    |
| Proportionate Adaptive Sub-Filters for Nonlinear Acoustic Echo Cancellation (Srikanth Burra, Asutosh Kar)                                                                                                                                                                                    |
| Automated Media Segmentation in Intravascular Ultrasound Images using Geometric Principal Component Analysis (Janya Onpans, Watcharaphong Yookwan, Supawadee Srikamdee)                                                                                                                      |
| Parallel Session 7 Room 4 CIM (II): Controls Instrumentation and Measurements                                                                                                                                                                                                                |
| Optimal PID Controller Design for Antenna Azimuth Position Control System by Lévy-Flight Intensified<br>Current Search Algorithm (Wattanawong Romsai, Auttarat Nawikavatan, Kittisak Lurang, Deacha<br>Puangdownreong)                                                                       |
| Improving Support Vector Classification Efficiency with Principal Component Analysis (Auapong Yaicharoen, Kuo Yamada)                                                                                                                                                                        |
| PI Controller Design for ZETA Converter (Surattikarn Suwannaprom)                                                                                                                                                                                                                            |
| A Single-phase Smart Meter With Autocalibration and Load Control Conformed to OpenADR Protocol (Noppameth Pawitpanich, Wanchalerm Pora, Napong Panitantum)                                                                                                                                   |
| State Space Model for Speed Control BLDC Motor Tuning by Combination of PI - Artificial Neural Network Controller (Sompod Wongkhead)                                                                                                                                                         |
|                                                                                                                                                                                                                                                                                              |

## A Current-mode Phase-shifted Multicarrier PWM based on Commercially Available IC

Pawich Choykhuntod Department of Electrical Engineering, Faculty of Engineering and Industrial Technology Silpakorn University (Sanam Chandra Palace Campus) Nakhonpathom 73000, Thailand choychoykhuntod@gmail.com

This research presents a current-mode phase-shifted Abstract-ADSIVICI- INS research presents a current-mode phase-shifted multicarrier PWM circuit designed by the commercially available ICs (LM13700 and AD844) and grounded capacitor of a current-mode multi-phase triangular wave generator and a current-mode comparator circuit. An external DC current can electrically control the amplitude of the output signal. Experimental results confirm the theoretical analysis. The maximum error of amplitude is 1.33%. Moreover, the amplitude is independent of temperature.

Keywords—Current-Mode, Phase-shifted multicarrier PWM, Electrically controlled, Commercially available IC.

#### I. INTRODUCTION

A pulse width modulation (PWM) is used in a wide range of electrical engineering applications such as power electronic [1], communication [2], and class-D amplifier [3]. Especially in the electronics field, it uses a PWM signal to control the switching device of inverters. PWM can usually be created by comparing the sinusoidal waveform signal and the triangular waveform signal, known as a sinusoidal pulse width modulation (SPWM). An SPWM has the following advantages: easily implemented, uncomplicated circuit. However, the methods mentioned above still have problems with noise and Total harmonic distortion (THD). Subsequently a multi-level PWM method is developed for solving THD problems and improving the efficiency of the output signal.

From inverter circuits, A multicarrier PWM is a highfrequency switching process for generating a multi-level PWM signal. The two additional methods available: 1). Level shifted PWM (LSPWM) 2) Phase-shifted PWM (PSPWM) [4]. Both methods are reduced the THD of the output signal, which gives a more near sine wave than SPWM. An interesting way to do this is with a phase-shifted PWM using a multi-phase triangular signal as a carrier that has the same frequency and amplitude. Moreover, it has a simple application, including a low distortion factor in all modulation indexes. A phase-shifted PWM has an advantage over the level-shifted PWM follow as: It does not require an elevation of the DC current or DC voltage signal. Easily control the amplitude of the carrier signal without considering the overlap of the carrier signal level.

The commercially available IC has been widely used in electronic circuits, such as various types of filter circuits [5] [6], oscillator circuits [7], and inductance simulators [8]. It has the advantage as provides signal quality similar to the chip. Furthermore, it is still more convenient and cheaper. As mentioned above, the researchers create a phase-shifted multicarrier PWM circuit in current-mode using the commercially available ICs to increase the modulation

978-0-7381-1127-8/21/\$31.00 ©2021 IEEE

Rapeepan Kaew-on, Phamorn Silapan Department of Electrical Engineering, Faculty of Engineering and Industrial Technology Silectory University of the Industrial Technology Silpakorn University (Sanam Chandra Palace Campus) Nakhonpathom 73000, Thailand silapan\_p@su.ac.th

efficiency and reduce the harmonic distortion. The output signal can be controlled electronically for various related applications.

II. PROPERTIES OF ACTIVE DEVICE

A. LM13700





The LM13700 [9] is commercially manufactured by Texas instruments Inc that consists of two current-controlled transconductance amplifiers and two high impedance voltage buffers in one package. The connection diagram and the symbol are shown in Fig.1. Two amplifiers in the LM13700 share a standard power supply but otherwise operate independently for each other. The relationship between voltage and current of the LM13700 is given by

$$\begin{bmatrix} I_{\text{int}} \\ I_{\text{m}-} \\ I_{O} \\ V_{\text{BI}} \end{bmatrix} = \begin{bmatrix} 0 & 0 & 0 & 0 \\ 0 & 0 & 0 & 0 \\ g_{m} & -g_{m} & 0 & 0 \\ 0 & 0 & 0 & 1 \end{bmatrix} \begin{bmatrix} V_{\text{int}} \\ V_{\text{int}} \\ V_{O} \\ V_{\text{BO}} \end{bmatrix}$$
(1)
$$g_{m} = \frac{I_{B}}{2V_{T}}$$
(2)

In (2), the  $g_m$  is a transconductance gain controlled by the input bias current  $(I_{R})$  but still depends on the thermal voltage  $(V_T)$ . At room temperature (25 °C),  $V_T$  is about 26 mV.

#### 4 - ECTI-CON 2021 – Smart Electrical Systems & Technology

#### B. AD844

Analog device Inc produces the AD844 [10]. A current feedback amplifier (CFA) has advantages: low distortion, low noise, high slew rate, wide bandwidth, and high linearity, etc. The pin and the electrical symbol are displayed in Fig.2. The AD844 can be operated from  $\pm 4.5V$  to  $\pm 18V$ . It is applied to convert the current to the voltage or the voltage into the current. The relationship between voltage and current of the AD844 is given by



Fig.2. The pin (left) and the symbol (right) of the AD844.



Fig.3. Block diagram of the proposed phase-shifted multicarrier PWM. The block diagram in Fig.3 shows that the proposed phaseshifted multicarrier PWM consists of a multi-phase triangular wave generator and comparator from the block diagram. All principles of the block diagram are explained in this section.

A. Saturation-Mode on LM13700 and AD844

The LM13700 is an operational transconductance amplifier (OTA), designed by bipolar junction transistors technology. So that, the output current ( $I_o$ ) is a first-order approximately of Taylor's series, which can be found by

$$I_o = I_B \tanh\left(\frac{V_{in+} - V_{in-}}{2V_T}\right),\tag{4}$$

where  $V_{m+}$  and  $V_{m-}$  are positive and negative voltage inputs of LM13700. When  $V_{m+} - V_{m-} >> 2V_T$  or  $V_+ - V_- << -2V_T$  at 25°C. So, tanh  $(V_{m+} - V_{m-}/2V_T)$  is approximated to 1 or -1, respectively. Thus, the output current of LM13700 can be rewritten as

$$I_{o} = \begin{cases} I_{B} & \text{if } V_{in+} - V_{in-} \gg 2V_{T} \\ -I_{B} & \text{if } V_{in+} - V << -2V_{T} \end{cases}$$
(5)

From the AD844, If we take the input current  $(I_{\rm in})$  into pin 2 with pin 3 and pin 5 are grounded and floated, respectively. Thus, the voltage output on pin 5  $(V_{\rm TZ})$  is as follows:

$$V_{TZ} \approx \begin{cases} V_{CC} & \text{if } I_{\text{in}} \ge 0 \\ V_{EE} & \text{if } I_{\text{in}} \le 0 \end{cases}$$
(6)

where  $V_{\rm CC}$  and  $V_{\rm EE}$  are positive and negative voltage power supply, respectively.

B. The Proposed Current-Mode Multi-phase Triangular Wave Generator Circuit



From Fig.4, The TZ port of the AD844-1 and AD844-2 are connected to the OTA's input which is qualified as high impedance. So, they are floating.  $V_1$  and  $V_2$  are given by

$$V_1 \approx \begin{cases} V_{cc} & \text{if } I_{f1} \ge 0\\ V_{rr} & \text{if } I_{c1} \le 0 \end{cases}, \text{ and } V_2 \approx \begin{cases} V_{cc} & \text{if } I_{f2} \ge 0\\ V_{rr} & \text{if } I_{c2} \le 0 \end{cases}.$$
(7)

The LM13700-1 and LM13700-4 execute in saturation-mode that are explained in Section III, thus  $I_1, I_2, I_7$  and  $I_8$  can be depended on  $I_{B1}, I_{B2}, I_{B7}$  and  $I_{B8}$ , respectively. The voltage inputs of LM13700-2, LM13700-3, LM13700-5, and LM13700-6 are the voltage capacitor  $(V_{C1})$ . The output current of those devices is demonstrated following as:

$$I_{3} = -g_{m3}V_{C1}, I_{4} = -g_{m4}V_{C1}, I_{tri1} = g_{m5}V_{C1}, I_{tri2} = -g_{m6}V_{C1}. (8)$$
  

$$I_{9} = -g_{m9}V_{C2}, I_{tri3} = g_{m10}V_{C2}, \text{ and } I_{tri4} = -g_{m1}V_{C2}. (9)$$

The amplitude voltage of the 1<sup>st</sup> capacitor  $(|V_{c1}|)$ , that equals to  $2V_T I_{B2}/I_{B4}$ . So the amplitude of  $I_{u1}$  and  $I_{u2}$  can be found follow as

$$|I_{\text{tril}}| = \frac{I_{B2}I_{B5}}{I_{B4}}$$
, and  $|I_{\text{tri2}}| = \frac{I_{B2}I_{B6}}{I_{B4}}$ . (10)

Using Fig.5, the period of the triangular output signal can be explained by

$$\frac{T}{2} = \frac{C_1}{I_{R1}} \int_{-\nu_{c1}}^{+\nu_{c1}} dV_{c1} , \qquad (11)$$

$$=\frac{8I_{B2}V_TC_1}{I_{B1}I_{B4}}.$$
 (12)

Then, the frequency of the triangular output signal can be express as

Т

(13)



Considering the amplitude voltage of  $2^{nd}$  capacitor ( $|V_{C2}|$ ), which is calculated by

$$\left|V_{C2}\right| = \frac{I_{B7}}{C_2} \int_0^{T/4} dt = \frac{2V_T I_{B2} I_{B7} C_1}{I_{B1} I_{B4} C_2} \,. \tag{14}$$

Let  $C_1$  equal to  $C_2$ . So that, the amplitude of  $I_{\rm tri3}$  and  $I_{\rm tri4}$ 

$$\left|I_{\text{tri3}}\right| = \frac{I_{B2}I_{B7}I_{B10}}{I_{B1}I_{B4}}$$
, and  $\left|I_{\text{tri4}}\right| = \frac{I_{B2}I_{B7}I_{B11}}{I_{B1}I_{B4}}$ . (15)

C. Current-mode Comparator

$$I_{u1} \downarrow I_{u1} \downarrow I$$

This section presents the current-mode comparator, which LM13700 and AD844 design, to compare the triangular carrier signal ( $I_{\rm tri}$ ) and the reference signal ( $I_{\rm ref}$ ). The comparator uses the principle of LM13700 and AD844 in the saturation mode that the proposed circuit is shown in Fig.6.

$$V_{TZ} \approx \begin{cases} V_{cc} & \text{if } I_{ri}\left(t\right) \ge I_{ref}\left(t\right) \\ V_{EE} & \text{if } I_{ri}\left(t\right) \le I_{ref}\left(t\right) \end{cases}$$
(16)

Using Fig.5 and (16),  $V_{7Z}$  is the input voltage of LM13700. So, All LM13700 in Fig.5 are operated in saturation mode which the output current can be obtained by

$$\begin{split} I_{o1} &= \begin{cases} I_{B12} & \text{if} \quad I_{u11} \ge I_{ref} \\ -I_{B12} & \text{if} \quad I_{u11} \le I_{ref} \\ I_{u11} \le I_{tef} \end{cases}, \ I_{o2} &= \begin{cases} I_{B13} & \text{if} \quad I_{u12} \ge I_{ref} \\ -I_{B13} & \text{if} \quad I_{u12} \le I_{ref} \\ I_{u2} \le I_{ref} \\ I_{u3} = \begin{cases} I_{B14} & \text{if} \quad I_{u13} \ge I_{ref} \\ -I_{B14} & \text{if} \quad I_{u13} \le I_{ref} \\ I_{u13} \le I_{ref} \\ I_{u14} \le I_{ref} \end{cases}, \ I_{o4} &= \begin{cases} I_{B15} & \text{if} \quad I_{u14} \ge I_{ref} \\ -I_{B15} & \text{if} \quad I_{u14} \le I_{ref} \\ I_{u14} \le I_{ref} \\ I_{u14} \le I_{ref} \end{cases} \end{cases} (18)$$

D. The Proposed Current-mode PWM

From Fig.7, The duty cycle of the PWM signal ( $I_{pirM}$ ) depends on the reference signal and the triangular signal ( $I_{tri}$ ). Thus,  $\Delta t_2$  that can be given as

$$\Delta t_2 = \frac{T}{2} - \left(\Delta t_1 + \Delta t_3\right), \tag{19}$$

where the period of triangular carrier (*T*) is  $8V_T I_{B2}C_1/I_{B1}I_{B4}$ , the triangular carrier's slope (*m*) is  $4|I_{wi}|/T$ . So,  $\Delta t_1$  and  $\Delta t_3$  can be calculated as follows:

$$\Delta t_{1} = \frac{1}{m} \int_{0}^{L_{ref}(t_{1})} dI_{ret} = \frac{1}{m} \left( I_{ref}(t_{1}) - 0 \right) = \frac{2V_{T}I_{B2}C_{1}I_{ref}(t_{1})}{I_{B1}I_{B4}|I_{ret}|}.$$
 (20)  
$$\Delta t_{3} = \frac{1}{-m} \int_{L_{ref}(t_{2})}^{0} dI_{tet} = \frac{1}{-m} \left( 0 - I_{ref}(t_{2}) \right) = \frac{2V_{T}I_{B2}C_{1}I_{ref}(t_{2})}{I_{B1}I_{B4}|I_{ret}|}.$$
 (21)

Substitute, T, (20) and (21) into (19),  $\Delta t_2$  is become to

$$\Delta t_2 = \frac{4V_T I_{B2} C_1}{I_{B1} I_{B4}} \left( 1 - \frac{I_{ref} \left( t_1 \right) + I_{ref} \left( t_2 \right)}{2 \left| I_{rri} \right|} \right).$$
(22)

The frequency of the triangular carrier signal is much higher than the reference signal. Therefore, an approximation of the reference signal is  $I_{ref}(t_1) \approx I_{ref}(t_2) = I_{ref}(t)$ . Thus, the above equation can be rewritten by

$$\Delta t_2 = \frac{4V_T I_{B2} C_1}{I_{B1} I_{B4}} \left( 1 - \frac{I_{ref}(t)}{|I_{tri}|} \right).$$
(23)

Consequently, the duty cycle of  $I_o$  can be obtained by

$$D = \frac{1}{2} \left( 1 - \frac{I_{ref}(t)}{|I_{rri}|} \right) \times 100\% .$$
 (24)

Aforesaid, the output current of PSPWM is generated by a combination of the output signal from four comparator circuits, as shown in Fig.3. Let  $I_{B12} = I_{B13} = I_{B14} = I_{B15} = I_{SET}$ . Thus, the amplitude of the PWM signal can be expressed as



Fig.7. The waveform of the phase-shifted multicarrier PWM. IV. EXPERIMENTAL RESULTS



| $V_{cc}$ and $V_{EE}$                                | +9 V and -9 V    |
|------------------------------------------------------|------------------|
| $C_{1}, C_{2}$                                       | $1 \ \mu F$      |
| $I_{B5}, I_{B6}, I_{B10}, I_{B11}$                   | 250 µA           |
| $I_{B1}, I_{B3}, I_{B7}$                             | $100 \mu\Lambda$ |
| $I_{B4}, I_{B9}, I_{B12}, I_{B13}, I_{B14}, I_{B15}$ | 50 µA            |
| $I_{_{B2}}, I_{_{B8}}$                               | $10  \mu A$      |
| I <sub>ref</sub>                                     | 40 µA            |

Testing the proposed PSPWM's performance is confirmed by the actual circuit implementation. The parameters define as shown in Table 1. Measuring the output signal used a RIGOL DS1054 oscilloscope. The output PSPWM signal can be seen as Fig.8, and four triangular signals created it with the phase
# 4 - ECTI-CON 2021 – Smart Electrical Systems & Technology

difference of 90-degree at 2.21 kHz, the sinusoidal reference signal with the frequency of 50 Hz, and the PSPWM wave. Fig.9 shows the comparison between the duty cycle of the theory and the experimental results. To confirm the theoretical consistency in (24) with the maximum error of 17%. The amplitude of PSPWM relative to the setting current  $(I_{SET})$  is illustrated in Fig.10. It can be adjusted electronically from 0 to 500  $\mu A$  with the maximum error is not more than 1.33%.







Also, the experimental result in Fig.10 is seen as linear and corresponding with theory. The temperature affecting the amplitude of PSPWM is shown in Fig.11, which has a maximum error of less than 0.12%. It is summarized that it has slightly depended on temperature.



#### V. CONCLUSION

The current-mode phase-shifted multicarrier PWM circuit is designed via LM13700s, AD844s, and grounded capacitor without external. The experimental results show that external current biases can electronically control the output amplitude, which can be adjusted to  $500 \, \mu A$  . Furthermore, the amplitude is temperature insensitive, which the maximum error is less than 0.12%. The results of the duty cycle are corresponding to the theoretical.

#### REFERENCES

- A. K. Gupta, M.S.J.a.V.A., "Novel Multicarrier PWM Scheme for a ReconFigurable Single-Phase Inverter to Achieve Manifold Higher Effective Switching Frequency". IEEE Journal of Emerging and Selected Topics in Power Electronics, vol.8, no.3, 2020. J. Zhu, L.M.a.X.Z., "PWM-based dimmable hybrid optical OFDM for visible-light communications" in IET Communications, vol.14, no.6, pp. 930-936, 2020. [1]
- [2]
- 930-936, 2020.
  S. Yang et al., "A dual-level dual-phase pulse-width modulation class-D amplifier with 0.001% THD, 112 dB SNR", in IEEE International Symposium on Circuits and Systems (ISCAS). Melbourne, VIC, Australia, pp. 2676-2679, 2014.
  W.Kongnun, A.Aurasopon, "A novel electronically controllable of current-mode level shifted multicarrier PWM based on MO-CFTA". Radioengincering,vol.22, pp.907-915, 2013.
  W. Jaikla, F. Khateb, T. Kulej, and K. Pitaksuttayaprot, "Universal Filter Based on Compact CMOS Structure of VDDDA," Sensors, vol. 21, p. 1683, 2021.
  W. Jaikla, S. Sirinonordea, F. Khateb, P. Schere, P. S [3]
- [4]
- [5]
- W. Jaikla, S. Siripongdee, F. Khateb, R. Sotner, P. Silapan, P. Suwanjan, et al., "Synthesis of biquad filters using two VD-DIBAs with independent control of quality factor and natural frequency," AEU -International Journal of Electronics and Communications, vol. 132, p. [6] 153601, 2021
- W. Jaikla, S.Adhan, P. Suwanjan and M. Kumngern, "Current/Voltage Controlled Quadrature Sinusoidal Oscillators for Phase Sensitive Detection Using Commercially Available IC." Sensors, vol.22: pp. 1319.2000. [7]
- Detection Using Commercially Avalable IC. Sensors, Volume no.1319, 2020 W. Jaikla, R. Sotner, and F. Khateb, "Design and analysis of floating inductance simulators using VDDDAs and their applications," AEU-International Journal of Electronics and Communications, vol. 112, p. [8] 152937, 2019.
- Texas Instruments, LM13700: Dual operational transconductance amplifiers with linearizing diodes and buffers, Available online: https:// https://www.ti.com/product/LM13700?qgpn=lm13700, (revised on November 2015). [9]
- [10] Analog Devices, AD844: 60 MHz, 2000 V/µs, Monolithic Op Amp with Quad Low Noise, Available online: https://www.analog.com/media/en/ technicaldocumentation/data-sheets/AD844.pdf (revised on May 2017)





Documents X Tools & Support & Community

unity

#### LM13700 SNOSBW2F –NOVEMBER 1999–REVISED NOVEMBER 2015

# LM13700 Dual Operational Transconductance Amplifiers With Linearizing Diodes and Buffers

### 1 Features

- g<sub>m</sub> Adjustable Over 6 Decades
- Excellent g<sub>m</sub> Linearity

Texas Instruments

- Excellent Matching Between Amplifiers
- Linearizing Diodes for reduced output distortion
- High Impedance Buffers
- High Output Signal-to-Noise Ratio

# 2 Applications

- Current-Controlled Amplifiers
- Stereo Audio Amplifiers
- Current-Controlled Impedances
- Current-Controlled Filters
- Current-Controlled Oscillators
- Multiplexers
- Timers
- Sample-and-Hold Circuits

**3 Description** The LM13700 series consists of two currentcontrolled transconductance amplifiers, each with differential inputs and a push-pull output. The two amplifiers share common supplies but otherwise operate independently. Linearizing diodes are provided at the inputs to reduce distortion and allow higher input levels. The result is a 10-dB signal-tonoise improvement referenced to 0.5 percent THD. High impedance buffers are provided which are especially designed to complement the dynamic range of the amplifiers. The output buffers of the LM13700 differ from those of the LM13600 in that their input bias currents (and thus their output DC levels) are independent of  $I_{ABC}$ . This may result in performance superior to that of the LM13600 in audio applications.

| Device Information <sup>(1)</sup> |           |                     |  |  |  |  |  |
|-----------------------------------|-----------|---------------------|--|--|--|--|--|
| PART NUMBER                       | PACKAGE   | BODY SIZE (NOM)     |  |  |  |  |  |
| 1 142700                          | SOIC (16) | 3.91 mm × 9.90 mm   |  |  |  |  |  |
| LIM13700                          | PDIP (16) | 6.35 mm × 19.304 mm |  |  |  |  |  |

(1) For all available packages, see the orderable addendum at the end of the data sheet.

**Connection Diagram** 



An IMPORTANT NOTICE at the end of this data sheet addresses availability, warranty, changes, use in safety-critical applications, intellectual property matters and other important disclaimers. PRODUCTION DATA.



Page

# LM13700

# SNOSBW2F -NOVEMBER 1999-REVISED NOVEMBER 2015

# Table of Contents

| 1 | Features                             | 1 | 7.4 Device Functional Modes.                           | . 10 |
|---|--------------------------------------|---|--------------------------------------------------------|------|
| 2 | Applications                         | 1 | 8 Application and Implementation                       | . 11 |
| 3 | Description                          | 1 | 8.1 Application Information                            | . 11 |
| 4 | Revision History                     | 2 | 8.2 Typical Application                                | . 11 |
| 5 | Pin Configuration and Functions      | 3 | 8.3 System Examples                                    | . 12 |
| 6 | Specifications                       | 4 | 9 Power Supply Recommendations                         | . 29 |
| 0 | 6.1 Absolute Maximum Ratings         | 4 | 10 Layout                                              | . 29 |
|   | 6.2 Recommended Operating Conditions | 4 | 10.1 Layout Guidelines                                 | . 29 |
|   | 6.3 Thermal Information              | 4 | 10.2 Layout Example                                    | . 29 |
|   | 6.4 Electrical Characteristics       | 5 | 11 Device and Documentation Support                    | . 30 |
|   | 6.5 Typical Characteristics          | 6 | 11.1 Community Resources                               | . 30 |
| 7 | Detailed Description                 | 9 | 11.2 Trademarks                                        | . 30 |
| 2 | 7 1 Overview                         | 9 | 11.3 Electrostatic Discharge Caution                   | 30   |
|   | 7.2 Functional Block Diagram         | 9 | 11.4 Glossary                                          | . 30 |
|   | 7.3 Feature Description              | 9 | 12 Mechanical, Packaging, and Orderable<br>Information | . 30 |

4 Revision History NOTE: Page numbers for previous revisions may differ from page numbers in the current version.

# Changes from Revision E (March 2013) to Revision F

| •        | Added ESD Ratings table, Feature Description section, Device Functional Modes, Application and Implei<br>section, Power Supply Recommendations section, Layout section, Device and Documentation Support s<br>Mechanical, Packaging, and Orderable Information section. | <i>nentation</i><br>ection, and<br>1 |
|----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------|
| <u>.</u> | Removed soldering information in Absolute Maximum Ratings table                                                                                                                                                                                                         | 4                                    |
| С        | changes from Revision D (March 2013) to Revision E                                                                                                                                                                                                                      | Page                                 |
| •        | Changed layout of National Data Sheet to TI format                                                                                                                                                                                                                      |                                      |

2 Submit Documentation Feedback

Product Folder Links: LM13700



# 5 Pin Configuration and Functions



# **Pin Functions**

| PIN            |       | 10  | DESCRIPTION                  |  |  |  |  |
|----------------|-------|-----|------------------------------|--|--|--|--|
| NAME NO.       |       | 1/0 | DESCRIPTION                  |  |  |  |  |
| Amp bias input | 1, 16 | A   | Current bias input           |  |  |  |  |
| Buffer input   | 7, 10 | A   | Buffer amplifier input       |  |  |  |  |
| Buffer output  | 8, 9  | A   | Buffer amplifier output      |  |  |  |  |
| Diode bias     | 2, 15 | A   | Linearizing diode bias input |  |  |  |  |
| Input+         | 3, 14 | A   | Positive input               |  |  |  |  |
| Input-         | 4, 13 | A   | Negative input               |  |  |  |  |
| Output         | 5, 12 | A   | Unbuffered output            |  |  |  |  |
| V*             | 11    | Р   | Positive power supply        |  |  |  |  |
| V-             | 6     | Р   | Negative power supply        |  |  |  |  |

Copyright © 1999–2015, Texas Instruments Incorporated

Product Folder Links: LM13700

Submit Documentation Feedback



# LM13700

SNOSBW2F -NOVEMBER 1999-REVISED NOVEMBER 2015

# 6 Specifications

# 6.1 Absolute Maximum Ratings

over operating free-air temperature range (unless otherwise noted)<sup>(1)</sup>

|                                                                   | MIN             | MAX                       | UNIT |
|-------------------------------------------------------------------|-----------------|---------------------------|------|
| Supply voltage                                                    |                 | 36 V <sub>DC</sub> or ±18 | v    |
| DC input voltage                                                  | +V <sub>S</sub> | -Vs                       | V    |
| Differential input voltage                                        |                 | ±5                        | V    |
| Diode bias current (I <sub>D</sub> )                              |                 | 2                         | mA   |
| Amplifier bias current (I <sub>ABC</sub> )                        |                 | 2                         | mA   |
| Buffer output current <sup>(2)</sup>                              |                 | 20                        | mA   |
| Power dissipation <sup>(3)</sup> T <sub>A</sub> = 25°C – LM13700N |                 | 570                       | mW   |
| Output short circuit duration                                     | Con             | tinuous                   |      |
| Storage temperature, T <sub>stg</sub>                             | -65             | 150                       | °C   |

Stresses beyond those listed under Absolute Maximum Ratings may cause permanent damage to the device. These are stress ratings only, which do not imply functional operation of the device at these or any other conditions beyond those indicated under Recommended Operating Conditions. Exposure to absolute-maximum-rated conditions for extended periods may affect device reliability.
 Buffer output current should be limited so as to not exceed package dissipation.
 For operation at ambient temperatures above 25°C, the device must be derated based on a 150°C maximum junction temperature and a thermal resistance, junction to ambient, as follows: LM13700N, 90°C/W; LM13700M, 110°C/W.

# 6.2 Recommended Operating Conditions

over operating free-air temperature range (unless otherwise noted) MIN MAX UNIT V+ (single-supply configuration) V 95 32 V+ (dual-supply configuration) 4.75 16 V V- (dual-supply configuration) -16 4.75 ٧ Operating temperature, TA LM13700N 0 70 °C

# 6.3 Thermal Information

|                       |                                              | LM       |            |      |  |
|-----------------------|----------------------------------------------|----------|------------|------|--|
|                       | THERMAL METRIC <sup>(1)</sup>                | D (SOIC) | NFG (PDIP) | UNIT |  |
|                       |                                              | 16 PINS  | 16 PINS    |      |  |
| R <sub>8JA</sub>      | Junction-to-ambient thermal resistance       | 83.0     | 43.8       | °C/W |  |
| R <sub>8JC(top)</sub> | Junction-to-case (top) thermal resistance    | 44.0     | 34.9       | °C/W |  |
| R <sub>0JB</sub>      | Junction-to-board thermal resistance         | 40.5     | 28.3       | °C/W |  |
| Ψл                    | Junction-to-top characterization parameter   | 11.5     | 19.1       | °C/W |  |
| ΨJB                   | Junction-to-board characterization parameter | 40.2     | 28.2       | °C/W |  |

(1) For more information about traditional and new thermal metrics, see the Semiconductor and IC Package Thermal Metrics application report, SPRA953.

4 Submit Documentation Feedback

Product Folder Links: LM13700

| TEXAS<br>INSTRUMENTS | LM13700                                      |
|----------------------|----------------------------------------------|
| www.ti.com           | SNOSBW2F NOVEMBER 1999-REVISED NOVEMBER 2015 |

# 6.4 Electrical Characteristics

These specifications apply for  $V_S = \pm 15 \text{ V}$ ,  $T_A = 25^\circ \text{C}$ , amplifier bias current ( $I_{ABC}$ ) = 500 µA, pins 2 and 15 open unless otherwise specified. The inputs to the buffers are grounded and outputs are open.

| PARAMETER                               | TEST CONDITIONS                                        | MIN  | TYP   | MAX   | UNIT |
|-----------------------------------------|--------------------------------------------------------|------|-------|-------|------|
|                                         | Over specified temperature range                       |      | 0.4   | 4     |      |
| input offset voltage (V <sub>OS</sub> ) | I <sub>ABC</sub> = 5 μA                                |      | 0.3   | 4     | mv   |
| V <sub>OS</sub> including diodes        | Diode bias current (I <sub>D</sub> ) = 500 µA          |      | 0.5   | 5     | mV   |
| Input offset change                     | 5 μA ≤ I <sub>ABC</sub> ≤ 500 μA                       |      | 0.1   | 3     | mV   |
| Input offset current                    |                                                        |      | 0.1   | 0.6   | μΑ   |
| Input bios ourropt                      |                                                        |      | 0.4   | 5     |      |
| input bias current                      | Over specified temperature range                       |      | 1     | 8     | μΑ   |
| Forward transcoorductores (g.)          |                                                        | 6700 | 9600  | 13000 |      |
| Forward transconductance (gm)           | Over specified temperature range                       | 5400 |       |       | μο   |
| g <sub>m</sub> tracking                 |                                                        |      | 0.3   |       | dB   |
|                                         | $R_L = 0$ , $I_{ABC} = 5 \mu A$                        |      | 5     |       |      |
| Peak output current                     | R <sub>L</sub> = 0, I <sub>ABC</sub> = 500 μA          | 350  | 500   | 650   | μA   |
|                                         | R <sub>L</sub> = 0, Over Specified Temp Range          | 300  |       |       |      |
| Supply current                          | I <sub>ABC</sub> = 500 μA, both channels               |      | 2.6   |       | mA   |
| CMRR                                    |                                                        | 80   | 110   |       | dB   |
| Common-mode range                       |                                                        | ±12  | ±13.5 |       | V    |
| Crosstalk                               | Referred to input <sup>(1)</sup><br>20 Hz < f < 20 kHz |      | 100   |       | dB   |
| Differential input current              | $I_{ABC} = 0$ , input = ±4 V                           |      | 0.02  | 100   | nA   |
| Leakage current                         | I <sub>ABC</sub> = 0 (refer to test circuit)           |      | 0.2   | 100   | nA   |
| Input resistance                        |                                                        | 10   | 26    |       | kΩ   |
| Open-loop bandwidth                     |                                                        |      | 2     |       | MHz  |
| Slew rate                               | Unity gain compensated                                 |      | 50    |       | V/µs |
| Buffer input current                    | See (1)                                                |      | 0.5   | 2     | μA   |
| Peak buffer output voltage              | See (1)                                                | 10   |       |       | V    |
| PEAK OUTPUT VOLTAGE                     |                                                        |      |       |       |      |
| Positive                                | R <sub>L</sub> = ∞, 5 μA ≤ I <sub>ABC</sub> ≤ 500 μA   | 12   | 14.2  |       | V    |
| Negative                                | $R_L = \infty$ , 5 $\mu A \le I_{ABC} \le 500 \ \mu A$ | -12  | -14.4 |       | V    |
| V <sub>OS</sub> SENSITIVITY             |                                                        |      |       |       |      |
| Positive                                | $\Delta V_{OS} / \Delta V^{+}$                         |      | 20    | 150   | μV/V |
| Negative                                | $\Delta V_{OS} / \Delta V^{-}$                         |      | 20    | 150   | μV/V |

(1) These specifications apply for  $V_S = \pm 15 V$ ,  $I_{ABC} = 500 \mu A$ ,  $R_{OUT} = 5 - k\Omega$  connected from the buffer output to  $-V_S$  and the input of the buffer is connected to the transconductance amplifier output.

Product Folder Links: LM13700

Submit Documentation Feedback

TEXAS INSTRUMENTS

www.ti.com

6.5 Typical Characteristics

SNOSBW2F -NOVEMBER 1999-REVISED NOVEMBER 2015

LM13700



6 Submit Documentation Feedback

Product Folder Links: LM13700



Typical Characteristics (continued)



Copyright © 1999–2015, Texas Instruments Incorporated

Product Folder Links: LM13700

Submit Documentation Feedback





Copyright © 1999–2015, Texas Instruments Incorporated Product Folder Links: LM13700



LM13700 SNOSBW2F -- NOVEMBER 1999-REVISED NOVEMBER 2015

# 7 Detailed Description

# 7.1 Overview

www.ti.com

The LM13700 is a two channel current controlled differential input transconductance amplifier with additional output buffers. The inputs include linearizing diodes to reduce distortion, and the output current is controlled by a dedicated pin. The outputs can sustain a continuous short to ground.

### 7.2 Functional Block Diagram



Figure 16. One Operational Transconductance Amplifier

# 7.3 Feature Description

#### 7.3.1 Circuit Description

The differential transistor pair Q4 and Q5 form a transconductance stage in that the ratio of their collector currents is defined by the differential input voltage according to the transfer function:

$$V_{IN} = \frac{kT}{q} \ln \frac{l_5}{l_4}$$
(1)

where  $V_{IN}$  is the differential input voltage, kT/q is approximately 26 mV at 25°C and I<sub>5</sub> and I<sub>4</sub> are the collector currents of transistors  $Q_5$  and  $Q_4$  respectively. With the exception of  $Q_{12}$  and  $Q_{13}$ , all transistors and diodes are identical in size. Transistors  $Q_1$  and  $Q_2$  with Diode  $D_1$  form a current mirror which forces the sum of currents I<sub>4</sub> and  $I_5$  to equal  $I_{ABC}$ :  $I_4 + I_5 = I_4$ (2)

where  $I_{\mbox{\scriptsize ABC}}$  is the amplifier bias current applied to the gain pin.

For small differential input voltages the ratio of  $I_4$  and  $I_5$  approaches unity and the Taylor series of the In function is approximated as: kT I5 -

$$\frac{kT}{q} \ln \frac{l_g}{l_4} \approx \frac{kT}{q} \frac{l_5 - l_4}{l_4}$$

$$l_4 \approx l_5 \approx \frac{l_{ABC}}{2}$$

$$V_{IN} \left[ \frac{l_{ABC} q}{2kT} \right] = l_5 - l_4$$
(3)

Copyright © 1999–2015, Texas Instruments Incorporated

Product Folder Links: LM13700

Submit Documentation Feedback

TEXAS INSTRUMENTS

(5)

(6)

(7)

| LM13700                                      | <ul> <li>INSTRUMENTS</li> </ul> |
|----------------------------------------------|---------------------------------|
| SNOSBW2F NOVEMBER 1999-REVISED NOVEMBER 2015 | www.ti.com                      |

#### Feature Description (continued)

Collector currents  $I_4$  and  $I_5$  are not very useful by themselves and it is necessary to subtract one current from the other. The remaining transistors and diodes form three current mirrors that produce an output current equal to  $I_5$  minus  $I_4$  thus:

 $V_{IN}\left[\frac{I_{ABC}q}{2kT}\right] = I_{OUT}$ 

The term in brackets is then the transconductance of the amplifier and is proportional to I<sub>ABC</sub>.

### 7.3.2 Linearizing Diodes

For differential voltages greater than a few millivolts, Equation 3 becomes less valid and the transconductance becomes increasingly nonlinear. Figure 19 demonstrates how the internal diodes can linearize the transfer function of the amplifier. For convenience assume the diodes are biased with current sources and the input signal is in the form of current I<sub>S</sub>. Since the sum of I<sub>4</sub> and I<sub>5</sub> is I<sub>ABC</sub> and the difference is I<sub>OUT</sub>, currents I<sub>4</sub> and I<sub>5</sub> is written as follows:

 $I_4 = \frac{I_{ABC}}{2} - \frac{I_{OUT}}{2}, I_5 = \frac{I_{ABC}}{2} + \frac{I_{OUT}}{2}$ 

Since the diodes and the input transistors have identical geometries and are subject to similar voltages and temperatures, the following is true:

 $\begin{array}{l} \frac{kT}{q} \quad \displaystyle \frac{l\frac{D}{2} + l_S}{\frac{l}{2} - l_S} = \frac{kT}{q} \quad \displaystyle \frac{l\frac{lABC}{2} + \frac{l_{OUT}}{2}}{\frac{l_{ABC}}{2} - \frac{l_{OUT}}{2}} \\ \\ \therefore \quad \displaystyle l_{OUT} = l_S \left( \frac{2l_{ABC}}{l_D} \right) \quad for |l_S| < \frac{l_D}{2} \end{array}$ 

Notice that in deriving Equation 7 no approximations have been made and there are no temperature-dependent terms. The limitations are that the signal current not exceed  $I_D / 2$  and that the diodes be biased with currents. In practice, replacing the current sources with resistors will generate insignificant errors.

#### 7.4 Device Functional Modes

Use in single ended or dual supply systems requires minimal changes. The outputs can support a sustained short to ground. Note that use of the LM13700 in ±5 V supply systems requires will reduce signal dynamic range; this is due to the PNP transistors having a higher V<sub>BE</sub> than the NPN transistors.

# 7.4.1 Output Buffers

Each channel includes a separate output buffer which consists of a Darlington pair transistor that can drive up to 20mA.

Product Folder Links: LM13700



### 8 Application and Implementation

### NOTE

Information in the following applications sections is not part of the TI component specification, and TI does not warrant its accuracy or completeness. TI's customers are responsible for determining suitability of components for their purposes. Customers should validate and test their design implementation to confirm system functionality.

#### 8.1 Application Information

An OTA is a versatile building block analog component that can be considered an ideal transistor. The LM13700 can be used in a wide variety of applications, from voltage-controlled amplifiers and filters to VCOs. The 2 wellmatched, independent channels make the LDC13700 well suited for stereo audio applications.

### 8.2 Typical Application



Figure 17. Voltage Controlled Amplifier

#### 8.2.1 Design Requirements

For this example application, the system requirements provide a volume control for a 1  $V_P$  input signal with a THD < 0.1% using ±15 V supplies. The volume control varies between -13 V and 15 V and needs to provide an adjustable gain range of >30dB.

#### 8.2.2 Detailed Design Procedure

Using the linearizing diodes is recommended for most applications, as they greatly reduce the output distortion. It is required that the diode bias current,  $I_D$  be greater than twice the input current,  $I_S$ . As the input voltage has a DC level of 0 V, the Diode Bias input pins are 1 diode drop above 0 V, which is +0.7 V. Tying the bias to the clean V+ supply, results in a voltage drop of 14.3 V across  $R_D$ . Using the recommended 1mA for  $I_D$  is appropriate here, and with VS=+15 V, the voltage drop is 14.3 V, and so using the standard value of 13-k $\Omega$  is acceptable and will provide the desired gain control.

To obtain the <0.1% THD requirement, the differential input voltage must be <60mVpp when the linearizing diodes are used. The input divider on the input will reduce the 1  $V_P$  input to  $33mV_{PP}$ , which is within the desired spec.

Next, set I<sub>BIAS</sub>. The Bias Input pins (pins 1 or 16), are 2 diode drops above the negative supply, and therefore  $V_{BIAS} = 2(V_{BE}) + V_{-}$ , which for this application is -13.6 V. To set I<sub>BIAS</sub> to 1ma when  $V_{\rm C}$  = 15 V requires a 28.6-k $\Omega$ ; 30-k $\Omega$  is a standard value and is used for this application. The gain will be linear with the applied voltage.

Product Folder Links: LM13700

Copyright © 1999-2015, Texas Instruments Incorporated

Submit Documentation

Submit Documentation Feedback 11

TEXAS INSTRUMENTS

www.ti.com

# LM13700

SNOSBW2F -- NOVEMBER 1999-REVISED NOVEMBER 2015

**Typical Application (continued)** 

8.2.3 Application Curve



Figure 18. Signal Amplitude vs Control Voltage

# 8.3 System Examples

### 8.3.1 Voltage-Controlled Amplifiers

Figure 20 shows how the linearizing diodes is used in a voltage-controlled amplifier. To understand the input biasing, it is best to consider the 13-k $\Omega$  resistor as a current source and use a Thevenin equivalent circuit as shown in Figure 21. This circuit is similar to Figure 19 and operates the same. The potentiometer in Figure 20 is adjusted to minimize the effects of the control signal at the output.



Figure 19. Linearizing Diodes

For optimum signal-to-noise performance,  $I_{ABC}$  should be as large as possible as shown by the Output Voltage vs Amplifier Bias Current graph. Larger amplitudes of input signal also improve the S/N ratio. The linearizing diodes help here by allowing larger input signals for the same output distortion as shown by the Distortion vs. Differential Input Voltage graph. S/N may be optimized by adjusting the magnitude of the input signal via R<sub>IN</sub> (Figure 20) until the output distortion is below the desired level. The output voltage swing can then be set at any level by selecting R<sub>L</sub>.

Although the noise contribution of the linearizing diodes is negligible relative to the contribution of the amplifier's internal transistors,  $I_D$  should be as large as possible. This minimizes the dynamic junction resistance of the diodes ( $r_e$ ) and maximizes their linearizing action when balanced against  $R_{IN}$ . A value of 1 mA is recommended for  $I_D$  unless the specific application demands otherwise.

12 Submit Documentation Feedback

copyright e 1999-2

Copyright © 1999–2015, Texas Instruments Incorporated

Product Folder Links: LM13700



LM13700 SNOSBW2F –NOVEMBER 1999–REVISED NOVEMBER 2015

System Examples (continued)



Figure 20. Voltage-Controlled Amplifier



Figure 21. Equivalent VCA Input Circuit

### 8.3.2 Stereo Volume Control

The circuit of Figure 22 uses the excellent matching of the two LM13700 amplifiers to provide a Stereo Volume Control with a typical channel-to-channel gain tracking of 0.3 dB.  $R_P$  is provided to minimize the output offset voltage and may be replaced with two 510 $\Omega$  resistors in AC-coupled applications. For the component values given, amplifier gain is derived for Figure 20 as being:

 $\frac{V_{O}}{V_{IN}} = 940 \times I_{ABC}$ 

(8)

13

If  $V_C$  is derived from a second signal source then the circuit becomes an amplitude modulator or two-quadrant multiplier as shown in Figure 23, where:

 $I_{O} = \frac{-2I_{S}}{I_{D}}(I_{ABC}) = \frac{-2I_{S}}{I_{D}}\frac{V_{IN2}}{R_{C}} - \frac{2I_{S}}{I_{D}}\frac{(V^{-} + 1.4V)}{R_{C}}$ (9)

The constant term in the above equation may be cancelled by feeding I<sub>S</sub> × I<sub>D</sub>R<sub>C</sub>/2(V<sup>-</sup> + 1.4 V) into I<sub>O</sub>. The circuit of Figure 24 adds R<sub>M</sub> to provide this current, resulting in a four-quadrant multiplier where R<sub>C</sub> is trimmed such that  $V_O = 0 V$  for  $V_{IN2} = 0 V$ . R<sub>M</sub> also serves as the load resistor for I<sub>O</sub>.

Copyright © 1999–2015, Texas Instruments Incorporated

Product Folder Links: LM13700

Submit Documentation Feedback



# LM13700 SNOSBW2F -NOVEMBER 1999-REVISED NOVEMBER 2015

System Examples (continued)



Figure 22. Stereo Volume Control



# Figure 23. Amplitude Modulator



Figure 24. Four-Quadrant Multiplier

14 Submit Documentation Feedback

Product Folder Links: LM13700



### System Examples (continued)

Noting that the gain of the LM13700 amplifier of Figure 21 may be controlled by varying the linearizing diode current  $I_D$  as well as by varying  $I_{ABC}$ , Figure 25 shows an AGC Amplifier using this approach. As  $V_O$  reaches a high enough amplitude (3  $V_{BE}$ ) to turn on the Darlington transistors and the linearizing diodes, the increase in  $I_D$  reduces the amplifier gain so as to hold  $V_O$  at that level.

# 8.3.3 Voltage-Controlled Resistors

An Operational Transconductance Amplifier (OTA) may be used to implement a Voltage Controlled Resistor as shown in Figure 26. A signal voltage applied at  $R_X$  generates a  $V_{IN}$  to the LM13700 which is then multiplied by the  $g_m$  of the amplifier to produce an output current, thus:

$$R_{X} = \frac{R + R_{A}}{g_{m} R_{A}}$$
(10)

where  $g_m \approx 19.2I_{ABC}$  at 25°C. Note that the attenuation of  $V_O$  by R and  $R_A$  is necessary to maintain  $V_{IN}$  within the linear range of the LM13700 input.

Figure 27 shows a similar VCR where the linearizing diodes are added, essentially improving the noise performance of the resistor. A floating VCR is shown in Figure 28, where each "end" of the "resistor" may be at any voltage within the output voltage range of the LM13700.



Figure 25. AGC Amplifier



Figure 26. Voltage-Controlled Resistor, Single-Ended

Copyright © 1999–2015, Texas Instruments Incorporated

Submit Documentation Feedback

15

Product Folder Links: LM13700



### LM13700 SNOSBW2F -- NOVEMBER 1999 -- REVISED NOVEMBER 2015

System Examples (continued)



Figure 27. Voltage-Controlled Resistor with Linearizing Diodes

# 8.3.4 Voltage-Controlled Filters

OTA's are extremely useful for implementing voltage controlled filters, with the LM13700 having the advantage that the required buffers are included on the I.C. The VC Lo-Pass Filter of Figure 29 performs as a unity-gain buffer amplifier at frequencies below cut-off, with the cut-off frequency being the point at which  $X_c/g_m$  equals the closed-loop gain of (R/R<sub>A</sub>). At frequencies above cut-off the circuit provides a single RC roll-off (6 dB per octave) of the input signal amplitude with a -3 dB point defined by the given equation, where  $g_m$  is again 19.2 ×  $I_{ABC}$  at room temperature. Figure 30 shows a VC High-Pass Filter which operates in much the same manner, providing a single RC roll-off below the defined cut-off frequency.

Additional amplifiers may be used to implement higher order filters as demonstrated by the two-pole Butterworth Lo-Pass Filter of Figure 31 and the state variable filter of Figure 32. Due to the excellent  $g_m$  tracking of the two amplifiers, these filters perform well over several decades of frequency.



Figure 28. Floating Voltage-Controlled Resistor

16 Submit Documentation Feedback

Product Folder Links: LM13700



LM13700 SNOSBW2F -- NOVEMBER 1999-REVISED NOVEMBER 2015

System Examples (continued)



Figure 29. Voltage-Controlled Low-Pass Filter



 $f_{0} = \frac{R_{A} g_{m}}{(R + R_{A}) 2\pi C}$ 



Copyright © 1999–2015, Texas Instruments Incorporated

Product Folder Links: LM13700

Submit Documentation Feedback 17

| LM13700                                      |
|----------------------------------------------|
| SNOSBW2F NOVEMBER 1999-REVISED NOVEMBER 2015 |

System Examples (continued)





Figure 31. Voltage-Controlled 2-Pole Butterworth Lo-Pass Filter



Figure 32. Voltage-Controlled State Variable Filter

# 8.3.5 Voltage-Controlled Oscillators

The classic Triangular/Square Wave VCO of Figure 33 is one of a variety of Voltage Controlled Oscillators which may be built utilizing the LM13700. With the component values shown, this oscillator provides signals from 200 kHz to below 2 Hz as  $I_C$  is varied from 1 mA to 10 nA. The output amplitudes are set by  $I_A \times R_A$ . Note that the peak differential input voltage must be less than 5 V to prevent zenering the inputs.

A few modifications to this circuit produce the ramp/pulse VCO of Figure 34. When  $V_{O2}$  is high,  $I_F$  is added to  $I_C$  to increase amplifier A1's bias current and thus to increase the charging rate of capacitor C. When  $V_{O2}$  is low,  $I_F$  goes to zero and the capacitor discharge current is set by  $I_C$ .

18 Submit Documentation Feedback

Product Folder Links: LM13700

Copyright © 1999–2015, Texas Instruments Incorporated

TEXAS INSTRUMENTS

www.ti.com

# LM13700 SNOSBW2F -- NOVEMBER 1999-REVISED NOVEMBER 2015

# System Examples (continued)

The VC Lo-Pass Filter of Figure 29 may be used to produce a high-quality sinusoidal VCO. The circuit of Figure 34 employs two LM13700 packages, with three of the amplifiers configured as Io-pass filters and the fourth as a limiter/inverter. The circuit oscillates at the frequency at which the loop phase-shift is 360° or 180° for the inverter and 60° per filter stage. This VCO operates from 5 Hz to 50 kHz with less than 1% THD.



 $f_{OSC} = \frac{I_C}{4CI_AR_A}$ 

Figure 33. Triangular/Square-Wave VCO



Figure 34. Ramp/Pulse VCO

Copyright © 1999-2015, Texas Instruments Incorporated

Product Folder Links: LM13700

Submit Documentation Feedback



System Examples (continued)

SNOSBW2F -NOVEMBER 1999-REVISED NOVEMBER 2015

LM13700



Figure 35. Sinusoidal VCO

Figure 36 shows how to build a VCO using one amplifier when the other amplifier is needed for another function.



Figure 36. Single Amplifier VCO

### 8.3.6 Additional Applications

Figure 37 presents an interesting one-shot which draws no power supply current until it is triggered. A positivegoing trigger pulse of at least 2 V amplitude turns on the amplifier through  $R_B$  and pulls the non-inverting input high. The amplifier regenerates and latches its output high until capacitor C charges to the voltage level on the non-inverting input. The output then switches low, turning off the amplifier and discharging the capacitor. The capacitor discharge rate is speeded up by shorting the diode bias pin to the inverting input so that an additional discharge current flows through D<sub>i</sub> when the amplifier output switches low. A special feature of this timer is that the other amplifier, when biased from V<sub>O</sub>, can perform another function and draw zero stand-by power as well.

20 Submit Documentation Feedback

Product Folder Links: LM13700



LM13700 SNOSBW2F -- NOVEMBER 1999-REVISED NOVEMBER 2015

System Examples (continued)



Figure 37. Zero Stand-By Power Timer

The operation of the multiplexer of Figure 38 is very straightforward. When A1 is turned on it holds V<sub>O</sub> equal to V<sub>IN1</sub> and when A2 is supplied with bias current then it controls V<sub>O</sub>. C<sub>C</sub> and R<sub>C</sub> serve to stabilize the unity-gain configuration of amplifiers A1 and A2. The maximum clock rate is limited to about 200 kHz by the LM13700 slew rate into 150 pF when the (V<sub>IN1</sub>-V<sub>IN2</sub>) differential is at its maximum allowable value of 5 V.

The Phase-Locked Loop of Figure 39 uses the four-quadrant multiplier of Figure 24 and the VCO of Figure 36 to produce a PLL with a  $\pm 5\%$  hold-in range and an input sensitivity of about 300 mV.



Figure 38. Multiplexer

Copyright © 1999–2015, Texas Instruments Incorporated

Product Folder Links: LM13700

Submit Documentation Feedback 21



# SNOSBW2F -NOVEMBER 1999-REVISED NOVEMBER 2015

LM13700





Figure 39. Phase Lock Loop

The Schmitt Trigger of Figure 40 uses the amplifier output current into R to set the hysteresis of the comparator; thus  $V_H = 2 \times R \times I_B$ . Varying  $I_B$  will produce a Schmitt Trigger with variable hysteresis.



Figure 40. Schmitt Trigger

Figure 41 shows a Tachometer or Frequency-to-Voltage converter. Whenever A1 is toggled by a positive-going input, an amount of charge equal to  $(V_H - V_L) C_t$  is sourced into  $C_f$  and  $R_t$ . This once per cycle charge is then balanced by the current of  $V_O/R_t$ . The maximum  $F_{IN}$  is limited by the amount of time required to charge  $C_t$  from  $V_L$  to  $V_H$  with a current of  $I_B$ , where  $V_L$  and  $V_H$  represent the maximum low and maximum high output voltage swing of the LM13700. D1 is added to provide a discharge path for  $C_t$  when A1 switches low.

The Peak Detector of Figure 42 uses A2 to turn on A1 whenever  $V_{IN}$  becomes more positive than  $V_O$ . A1 then charges storage capacitor C to hold  $V_O$  equal to  $V_{IN}$  PK. Pulling the output of A2 low through D1 serves to turn off A1 so that  $V_O$  remains constant.

22 Submit Documentation Feedback

Copyright © 1999–2015, Texas Instruments Incorporated Product Folder Links: LM13700



LM13700 SNOSBW2F –NOVEMBER 1999–REVISED NOVEMBER 2015

System Examples (continued)



Figure 41. Tachometer



Figure 42. Peak Detector and Hold Circuit

The Ramp-and-Hold of Figure 44 sources  $I_{\rm B}$  into capacitor C whenever the input to A1 is brought high, giving a ramp-rate of about 1 V/ms for the component values shown.

The true-RMS converter of Figure 45 is essentially an automatic gain control amplifier which adjusts its gain such that the AC power at the output of amplifier A1 is constant. The output power of amplifier A1 is monitored by squaring amplifier A2 and the average compared to a reference voltage with amplifier A3. The output of A3 provides bias current to the diodes of A1 to attenuate the input signal. Because the output power of A1 is held constant, the RMS value is constant and the attenuation is directly proportional to the RMS value of the input voltage. The attenuation is also proportional to the diode bias current. Amplifier A4 adjusts the ratio of currents through the diodes to be equal and therefore the voltage at the output of A4 is proportional to the RMS value of the input voltage. The calibration potentiometer is set such that  $V_{\rm O}$  reads directly in RMS volts.

Copyright © 1999–2015, Texas Instruments Incorporated

Product Folder Links: LM13700

Submit Documentation Feedback 23



# LM13700 SNOSBW2F -NOVEMBER 1999-REVISED NOVEMBER 2015

System Examples (continued)



Figure 43. Sample-Hold Circuit



Figure 44. Ramp and Hold

Product Folder Links: LM13700



LM13700 SNOSBW2F –NOVEMBER 1999–REVISED NOVEMBER 2015

System Examples (continued)



Figure 45. True RMS Converter

The circuit of Figure 46 is a voltage reference of variable Temperature Coefficient. The 100-k $\Omega$  potentiometer adjusts the output voltage which has a positive TC above 1.2 V, zero TC at about 1.2 V, and negative TC below 1.2 V. This is accomplished by balancing the TC of the A2 transfer function against the complementary TC of D1.

The wide dynamic range of the LM13700 allows easy control of the output pulse width in the Pulse Width Modulator of Figure 47.

For generating  $I_{ABC}$  over a range of 4 to 6 decades of current, the system of Figure 48 provides a logarithmic current out for a linear voltage in.

Since the closed-loop configuration ensures that the input to A2 is held equal to 0 V, the output current of A1 is equal to  $I_3 = -V_C/R_C$ .

The differential voltage between Q1 and Q2 is attenuated by the R1,R2 network so that A1 may be assumed to be operating within its linear range. From Equation 5, the input voltage to A1 is:

| $V_{IN}1 = \frac{-2\kappa V_C}{ql_2} = \frac{-\kappa V_C}{ql_2 R_C}$                                   | (11)   |
|--------------------------------------------------------------------------------------------------------|--------|
| The voltage on the base of Q1 is then                                                                  |        |
| $V_{B}1 = \frac{(R_{1} + R_{2}) V_{IN}1}{R_{1}}$                                                       | (12)   |
| The ratio of the Q1 and Q2 collector currents is defined by:                                           |        |
| $V_{B}1 = \frac{kT}{q} \ln \frac{l_{C2}}{l_{C1}} \approx \frac{kT}{q} \ln \frac{l_{ABC}}{l_{1}}$       | (13)   |
| Combining and solving for I <sub>ABC</sub> yields:                                                     |        |
| $I_{ABC} = I_1 \exp \frac{2(R_1 + R_2) V_C}{R_1 I_2 R_C}$                                              | (14)   |
| This logarithmic current is used to bias the circuit of Figure 22 to provide temperature independent s | stereo |

Copyright © 1999–2015, Texas Instruments Incorporated

attenuation characteristic.

Product Folder Links: LM13700

Submit Documentation Feedback 25



System Examples (continued)



Figure 46. Delta VBE Reference



Figure 47. Pulse Width Modulator

26 Submit Documentation Feedback

Product Folder Links: LM13700



LM13700 SNOSBW2F -- NOVEMBER 1999-REVISED NOVEMBER 2015

System Examples (continued)



 $I_{ABC} = I_1 \exp \frac{-CI_3}{I_2}$ 

Figure 48. Logarithmic Current Source



# Figure 49. Unity Gain Follower



Figure 50. Leakage Current Test Circuit

Product Folder Links: LM13700

Copyright © 1999–2015, Texas Instruments Incorporated

Submit Documentation Feedback



LM13700 SNOSBW2F -NOVEMBER 1999-REVISED NOVEMBER 2015

System Examples (continued)



Figure 51. Differential Input Current Test Circuit

28 Submit Documentation Feedback

Copyright © 1999–2015, Texas Instruments Incorporated Product Folder Links: LM13700



### 9 Power Supply Recommendations

The LM13700 can operate with either a single-ended supply or a dual supplies. The supplies should be low impedance sources with sufficient bypassing. Use of low-ESR sufficiently rated voltage ceramic capacitors is recommended. When bypassing dual supply configurations, the supply bypass capacitors should couple to ground.

# 10 Layout

### 10.1 Layout Guidelines

Place supply bypass capacitors as close to the appropriate supply pins as possible. When multiple bypass capacitors are used, the smallest value capacitor should be closest to the supply pin.

Use of a ground plane to minimize ground impedance and provide constant signal impedance is recommended. Avoid routing signal traces over any gaps in the ground plane.

Feedback components and passives should be placed close to the device pins to minimize parasitic impedances. When using capacitors to limit bandwidth, the capacitor should be closer to the device pin than any ballasting or gain resistors.



10.2 Layout Example

Figure 52. Layout Recommendation

Copyright © 1999-2015, Texas Instruments Incorporated

Product Folder Links: LM13700

Submit Documentation Feedback



LM13700 SNOSBW2F -- NOVEMBER 1999-REVISED NOVEMBER 2015

www.ti.com

### 11 Device and Documentation Support

# 11.1 Community Resources

The following links connect to TI community resources. Linked contents are provided "AS IS" by the respective contributors. They do not constitute TI specifications and do not necessarily reflect TI's views; see TI's Terms of Use

TI E2E™ Online Community TI's Engineer-to-Engineer (E2E) Community. Created to foster collaboration among engineers. At e2e.ti.com, you can ask questions, share knowledge, explore ideas and help solve problems with fellow engineers.

Design Support TI's Design Support Quickly find helpful E2E forums along with design support tools and contact information for technical support.

### 11.2 Trademarks

E2E is a trademark of Texas Instruments. All other trademarks are the property of their respective owners.

# 11.3 Electrostatic Discharge Caution

These devices have limited built-in ESD protection. The leads should be shorted together or the device placed in conductive foam during storage or handling to prevent electrostatic damage to the MOS gates.

# 11.4 Glossary

SLYZ022 — TI Glossary.

This glossary lists and explains terms, acronyms, and definitions.

# 12 Mechanical, Packaging, and Orderable Information

The following pages include mechanical, packaging, and orderable information. This information is the most current data available for the designated devices. This data is subject to change without notice and revision of this document. For browser-based versions of this data sheet, refer to the left-hand navigation.

Copyright © 1999-2015, Texas Instruments Incorporated

Product Folder Links: LM13700



### PACKAGE OPTION ADDENDUM

19-May-2021

#### PACKAGING INFORMATION

| Orderable Device | Status<br>(1) | Package Type | Package<br>Drawing | Pins | Package<br>Qty | Eco Plan<br>(2) | Lead finish/<br>Ball material<br>(6) | MSL Peak Temp<br>(3) | Op Temp (°C) | Device Marking<br>(4/5) | Samples |
|------------------|---------------|--------------|--------------------|------|----------------|-----------------|--------------------------------------|----------------------|--------------|-------------------------|---------|
| LM13700M/NOPB    | ACTIVE        | SOIC         | D                  | 16   | 48             | RoHS & Green    | SN                                   | Level-1-260C-UNLIM   | 0 to 70      | LM13700M                | Samples |
| LM13700MX/NOPB   | ACTIVE        | SOIC         | D                  | 16   | 2500           | RoHS & Green    | SN                                   | Level-1-260C-UNLIM   | 0 to 70      | LM13700M                | Samples |
| LM13700N/NOPB    | LIFEBUY       | PDIP         | NFG                | 16   | 25             | RoHS & Green    | SN                                   | Level-1-NA-UNLIM     | 0 to 70      | LM13700N                |         |

<sup>(1)</sup> The marketing status values are defined as follows: ACTIVE: Product device recommended for new designs. LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect. NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design. PREVIEW: Device has been announced but is not in production. Samples may or may not be available. OBSOLETE: TI has discontinued the production of the device.

(2) RoHS: Ti defines "RoHS" to mean semiconductor products that are compliant with the current EU RoHS requirements for all 10 RoHS substances, including the requirement that RoHS substance do not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, "RoHS" products are suitable for use in specified lead-free processes. TI may reference these hypos of products are "To Here". Ta defines "RoHS" to mean products that contain lead but are compliant with EU RoHS pursuant to a specific EU RoHS exemption. Green: Ti defines "Green: To manser "Green: To manser "Green: To manser "Green: "Green:

(3) MSL, Peak Temp. - The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.

(4) There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device.

(9) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "--" will appear on a device. If a line is indented then it is a continuation of the previous line and the two combined represent the entire Device Marking for that device.

(6) Lead finish/Ball material - Orderable Devices may have multiple material finish options. Finish options are separated by a vertical nuled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

Important Information and Disclaimer: The information provided on this page represents TTS knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranly as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information turk may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

Addendum-Page 1



#### PACKAGE OPTION ADDENDUM

19-May-2021

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis

Addendum-Page 2



Pack Materials-Page 1



Pack Materials-Page 2

MECHANICAL DATA



NFG0016E






### IMPORTANT NOTICE AND DISCLAIMER

TI PROVIDES TECHNICAL AND RELIABILITY DATA (INCLUDING DATASHEETS), DESIGN RESOURCES (INCLUDING REFERENCE DESIGNS), APPLICATION OR OTHER DESIGN ADVICE, WEB TOOLS, SAFETY INFORMATION, AND OTHER RESOURCES "AS IS" AND WITH ALL FAULTS, AND DISCLAIMS ALL WARRANTIES, EXPRESS AND IMPLIED, INCLUDING WITHOUT LIMITATION ANY IMPLIED WARRANTIES OF MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE OR NON-INFRINGEMENT OF THIRD PARTY INTELLECTUAL PROPERTY RIGHTS.

These resources are intended for skilled developers designing with TI products. You are solely responsible for (1) selecting the appropriate TI products for your application, (2) designing, validating and testing your application, and (3) ensuring your application meets applicable standards, and any other safety, security, or other requirements. These resources are subject to change without notice. TI grants you permission to use these resources only for development of an application that uses the TI products described in the resource. Other reproduction and display of these resources is prohibited. No license is granted to any other TI intellectual property right or to any third party intellectual property right. TI disclaims responsibility for, and you will fully indemnify TI and its representatives against, any claims, damages, costs, losses, and liabilities arising out of your use of these resources.

TI's products are provided subject to TI's Terms of Sale (https://www.ti.com/legal/termsofsale.html) or other applicable terms available either on ti.com or provided in conjunction with such TI products. TI's provision of these resources does not expand or otherwise alter TI's applicable warranties or warranty disclaimers for TI products.

> Mailing Address: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265 Copyright © 2021, Texas Instruments Incorporated





## 60 MHz, 2000 V/μs, Monolithic Op Amp with Quad Low Noise

## Data Sheet

### FEATURES

Wide bandwidth 60 MHz at gain of -1 33 MHz at gain of -10 Slew rate: 2000 V/μs 20 MHz full power bandwidth, 20 V p-p, R<sub>L</sub> = 500 Ω Fast settling: 100 ns to 0.1% (10 V step) Differential gain error: 0.03% at 4.4 MHz Differential phase error: 0.16° at 4.4 MHz Low offset voltage: 150 μV maximum (B Grade) Low quiescent current: 6.5 mA Available in tape and reel in accordance with EIA-481-A standard

#### APPLICATIONS

Flash ADC input amplifiers High speed current DAC interfaces Video buffers and cable drivers Pulse amplifiers

#### GENERAL DESCRIPTION

The AD844 is a high speed monolithic operational amplifier fabricated using the Analog Devices, Inc., junction isolated complementary bipolar (CB) process. It combines high bandwidth and very fast large signal response with excellent dc performance. Although optimized for use in current-to-voltage applications and as an inverting mode amplifier, it is also suitable for use in many noninverting applications.

The AD844 can be used in place of traditional op amps, but its current feedback architecture results in much better ac performance, high linearity, and an exceptionally clean pulse response.

This type of op amp provides a closed-loop bandwidth that is determined primarily by the feedback resistor and is almost independent of the closed-loop gain. The AD844 is free from the slew rate limitations inherent in traditional op amps and other current-feedback op amps. Peak output rate of change can be over 2000 V/µs for a full 20 V output step. Settling time is typically 100 ns to 0.1%, and essentially independent of gain. The AD844 can drive 50  $\Omega$  loads to  $\pm 2.5$  V with low distortion and is short-circuit protected to 80 mA.

The AD844 is available in four performance grades and three package options. In the 16-lead SOIC (RW) package, the AD844J is specified for the commercial temperature range of 0°C to 70°C.

#### FUNCTIONAL BLOCK DIAGRAMS



The AD844A and AD844B are specified for the industrial temperature range of  $-40^{\circ}$ C to  $+85^{\circ}$ C and are available in the CERDIP (Q) package. The AD844A is also available in an 8-lead PDIP (N). The AD844S is specified over the military temperature range of  $-55^{\circ}$ C to  $+125^{\circ}$ C. It is available in the 8-lead CERDIP (Q) package. A and S grade chips and devices processed to MIL-STD-883B, Rev. C are also available.

#### **PRODUCT HIGHLIGHTS**

- 1. The AD844 is a versatile, low cost component providing an excellent combination of ac and dc performance.
- 2. It is essentially free from slew rate limitations. Rise and fall times are essentially independent of output level.
- The AD844 can be operated from ±4.5 V to ±18 V power supplies and is capable of driving loads down to 50 Ω, as well as driving very large capacitive loads using an external network.
- 4. The offset voltage and input bias currents of the AD844 are laser trimmed to minimize dc errors; V<sub>08</sub> drift is typically 1  $\mu$ V/°C and bias current drift is typically 9 nA/°C.
- The AD844 exhibits excellent differential gain and differential phase characteristics, making it suitable for a variety of video applications with bandwidths up to 60 MHz.
- The AD844 combines low distortion, low noise, and low drift with wide bandwidth, making it outstanding as an input amplifier for flash analog-to-digital converters (ADCs).

Letter and the second secon

One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A Tel: 781.329.4700 ©1989-2017 Analog Devices, Inc. All rights reserved Technical Support www.analog.com

## TABLE OF CONTENTS

| Features 1                                 |
|--------------------------------------------|
| Applications1                              |
| Functional Block Diagrams1                 |
| General Description 1                      |
| Product Highlights 1                       |
| Revision History                           |
| Specifications                             |
| Absolute Maximum Ratings 5                 |
| Metallization Photograph5                  |
| ESD Caution 5                              |
| Typical Performance Characteristics        |
| Inverting Gain-of-1 AC Characteristics     |
| Inverting Gain-of-10 AC Characteristics9   |
| Inverting Gain-of-10 Pulse Response10      |
| Noninverting Gain-of-10 AC Characteristics |
| Understanding the AD844 12                 |
| Open-Loop Behavior                         |

### **REVISION HISTORY**

### 5/2017—Rev. F to Rev. G

| Change to Figure 32 14 |
|------------------------|
|------------------------|

### 2/2009—Rev. E to Rev F

| Updated Format                                         | Universal |
|--------------------------------------------------------|-----------|
| Changes to Features Section                            | 1         |
| Changes to Differential Phase Error Parameter, Table 1 |           |
| Changes to Figure 13                                   |           |
| Changes to Figure 18                                   | 9         |
| Changes to Figure 23 and Figure 24                     | 11        |
| Changes to Figure 42 and High Speed DAC Buffer Sec     | tion 17   |
| Updated Outline Dimensions                             |           |
| Changes to Ordering Guide                              |           |
|                                                        |           |

| Response as an Inverting Amplifier 12  |
|----------------------------------------|
| Response as an I-V Converter           |
| Circuit Description of the AD84413     |
| Response as a Noninverting Amplifier14 |
| Noninverting Gain of 100 14            |
| Using the AD844 15                     |
| Board Layout15                         |
| Input Impedance 15                     |
| Driving Large Capacitive Loads 15      |
| Settling Time15                        |
| DC Error Calculation 16                |
| Noise                                  |
| Video Cable Driver Using ±5 V Supplies |
| High Speed DAC Buffer17                |
| 20 MHz Variable Gain Amplifier 17      |
| Outline Dimensions                     |
| Ordering Guide                         |
|                                        |

### 1/2003-Rev. D to Rev. E

| Updated Features                 | 1  |
|----------------------------------|----|
| Edit to TPC 18                   | 7  |
| Edits to Figure 13 and Figure 14 | 13 |
| Updated Outline Dimensions       | 15 |

### 11/2001-Rev. C to Rev. D

| Edits to Specifications           | 2 |
|-----------------------------------|---|
| Edits to Absolute Maximum Ratings | 3 |
| Edits to Ordering Guide           | 3 |

Rev. G | Page 2 of 20

## Data Sheet

### SPECIFICATIONS

 $T_{\rm A}$  = 25°C and  $V_{\rm S}$  = ±15 V dc, unless otherwise noted.

Table 1.

|                                          |                      | AD  | AD844J/AD844A AD844B |      | AD844S |      |      |     |      |      |        |
|------------------------------------------|----------------------|-----|----------------------|------|--------|------|------|-----|------|------|--------|
| Parameter                                | Conditions           | Min | Тур                  | Max  | Min    | Тур  | Max  | Min | Тур  | Max  | Unit   |
| INPUT OFFSET VOLTAGE <sup>1</sup>        |                      |     | 50                   | 300  |        | 50   | 150  |     | 50   | 300  | μV     |
| T <sub>MIN</sub> to T <sub>MAX</sub>     |                      |     | 75                   | 500  |        | 75   | 200  |     | 125  | 500  | μV     |
| vs. Temperature                          |                      |     | 1                    |      |        | 1    | 5    |     | 1    | 5    | µV/⁰C  |
| vs. Supply                               | 5 V to 18 V          |     |                      |      |        |      |      |     |      |      |        |
| Initial                                  |                      |     | 4                    | 20   |        | 4    | 10   |     | 4    | 20   | μV/V   |
| T <sub>MIN</sub> to T <sub>MAX</sub>     |                      |     | 4                    |      |        | 4    | 10   |     | 4    | 20   | μ٧/٧   |
| vs. Common Mode                          | $V_{CM} = \pm 10 V$  |     |                      |      |        |      |      |     |      |      |        |
| Initial                                  |                      |     | 10                   | 35   |        | 10   | 20   |     | 10   | 35   | μV/V   |
| T <sub>MIN</sub> to T <sub>MAX</sub>     |                      |     | 10                   |      |        | 10   | 20   |     | 10   | 35   | μ٧/٧   |
| INPUT BIAS CURRENT                       |                      |     |                      |      |        |      |      |     |      |      |        |
| Negative Input Bias Current <sup>1</sup> |                      |     | 200                  | 450  |        | 150  | 250  |     | 200  | 450  | nA     |
| T <sub>MIN</sub> to T <sub>MAX</sub>     |                      |     | 800                  | 1500 |        | 750  | 1100 |     | 1900 | 2500 | nA     |
| vs. Temperature                          |                      |     | 9                    |      |        | 9    | 15   |     | 20   | 30   | nA/°C  |
| vs. Supply                               | 5 V to 18 V          |     |                      |      |        |      |      |     |      |      |        |
| Initial                                  |                      |     | 175                  | 250  |        | 175  | 200  | 1   | 175  | 250  | nA/V   |
| T <sub>MIN</sub> to T <sub>MAX</sub>     |                      |     | 220                  |      |        | 220  | 240  |     | 220  | 300  | nA/V   |
| vs. Common Mode                          | $V_{CM} = \pm 10 V$  |     |                      |      |        |      |      |     |      |      |        |
| Initial                                  |                      |     | 90                   | 160  |        | 90   | 110  |     | 90   | 160  | nA/V   |
| T <sub>MIN</sub> to T <sub>MAX</sub>     |                      |     | 110                  |      |        | 110  | 150  |     | 120  | 200  | nA/V   |
| Positive Input Bias Current <sup>1</sup> |                      |     | 150                  | 400  |        | 100  | 200  |     | 100  | 400  | nA     |
| TMIN to TMAX                             |                      |     | 350                  | 700  |        | 300  | 500  |     | 800  | 1300 | nA     |
| vs. Temperature                          |                      |     | 3                    |      |        | 3    | 7    |     | 7    | 15   | nA/°C  |
| vs. Supply                               | 5 V to 18 V          |     |                      |      |        |      |      |     |      |      |        |
| Initial                                  |                      |     | 80                   | 150  |        | 80   | 100  |     | 80   | 150  | nA/V   |
| T <sub>MIN</sub> to T <sub>MAX</sub>     |                      |     | 100                  |      |        | 100  | 120  |     | 120  | 200  | nA/V   |
| vs. Common Mode                          | $V_{CM} = \pm 10 V$  |     |                      |      |        |      |      |     |      |      |        |
| Initial                                  |                      |     | 90                   | 150  |        | 90   | 120  |     | 90   | 150  | nA/V   |
| T <sub>MIN</sub> to T <sub>MAX</sub>     |                      |     | 130                  |      |        | 130  | 190  |     | 140  | 200  | nA/V   |
| INPUT CHARACTERISTICS                    |                      |     |                      |      |        |      |      |     |      |      |        |
| Input Resistance                         |                      |     |                      |      |        |      |      |     |      |      |        |
| Negative Input                           |                      |     | 50                   | 65   |        | 50   | 65   |     | 50   | 65   | Ω      |
| Positive Input                           |                      | 7   | 10                   |      | 7      | 10   |      | 7   | 10   |      | MΩ     |
| Input Capacitance                        |                      |     |                      |      |        |      |      |     |      |      |        |
| Negative Input                           |                      |     | 2                    |      |        | 2    |      |     | 2    |      | pF     |
| Positive Input                           |                      |     | 2                    |      |        | 2    |      |     | 2    |      | pF     |
| Input Common-Mode Voltage<br>Range       |                      | ±10 |                      |      | ±10    |      |      | ±10 |      |      | v      |
| INPUT VOLTAGE NOISE                      | f≥1 kHz              |     | 2                    |      |        | 2    |      |     | 2    |      | nV/√Hz |
| INPUT CURRENT NOISE                      |                      |     |                      |      |        |      |      |     |      |      |        |
| Negative Input                           | f≥1 kHz              |     | 10                   |      |        | 10   |      |     | 10   |      | pV/√Hz |
| Positive Input                           | f≥1 kHz              |     | 12                   |      |        | 12   |      |     | 12   |      | pV/√Hz |
| OPEN-LOOP TRANSRESISTANCE                | $V_{OUT} = \pm 10 V$ |     |                      |      |        |      |      |     |      |      |        |
|                                          | $R_L = 500 \Omega$   | 2.2 | 3.0                  |      | 2.8    | 3.0  |      | 2.2 | 3.0  |      | MΩ     |
| T <sub>MIN</sub> to T <sub>MAX</sub>     | 245 <sup>22</sup>    | 1.3 | 2.0                  |      | 1.6    | 2.0  |      | 1.3 | 1.6  |      | MΩ     |
| Transcapacitance                         |                      |     | 4.5                  |      |        | 4.5  |      |     | 4.5  |      | pF     |
| DIFFERENTIAL GAIN ERROR <sup>2</sup>     | f = 4.4 MHz          |     | 0.03                 |      |        | 0.03 |      |     | 0.03 |      | %      |
| DIFFERENTIAL PHASE ERROR <sup>2</sup>    | f = 4.4 MHz          |     | 0.16                 |      |        | 0.16 |      |     | 0.16 |      | Degree |

Rev. G | Page 3 of 20

Data Sheet

|                                       |                                       | AD   | 844J/AD | 844A |      | AD844E | 3   |      | AD8449 | 5   |      |
|---------------------------------------|---------------------------------------|------|---------|------|------|--------|-----|------|--------|-----|------|
| Parameter                             | Conditions                            | Min  | Тур     | Max  | Min  | Тур    | Max | Min  | Тур    | Max | Unit |
| FREQUENCY RESPONSE                    |                                       |      |         |      |      |        |     |      |        |     |      |
| Small Signal Bandwidth <sup>3,4</sup> |                                       |      |         |      |      |        |     |      |        |     |      |
| Gain = -1                             |                                       |      | 60      |      |      | 60     |     |      | 60     |     | MHz  |
| Gain = -10                            |                                       |      | 33      |      |      | 33     |     |      | 33     |     | MHz  |
| TOTAL HARMONIC DISTORTION             | f = 100 kHz,<br>2 V rms <sup>5</sup>  |      | 0.005   |      |      | 0.005  |     |      | 0.005  |     | %    |
| SETTLING TIME                         |                                       |      |         |      |      |        |     |      |        |     |      |
| 10 V Output Step                      | ±15 V supplies                        |      |         |      |      |        |     |      |        |     |      |
| Gain = $-1$ , to $0.1\%^5$            | · · · · · · · · · · · · · · · · · · · |      | 100     |      |      | 100    |     |      | 100    |     | ns   |
| Gain = $-10$ , to $0.1\%^6$           |                                       |      | 100     |      |      | 100    |     |      | 100    |     | ns   |
| 2 V Output Step                       | ±5 V supplies                         |      |         |      |      |        |     |      |        |     |      |
| Gain = $-1$ , to $0.1\%^5$            | licen.                                |      | 110     |      |      | 110    |     |      | 110    |     | ns   |
| Gain = $-10$ , to $0.1\%^{6}$         |                                       |      | 100     |      |      | 100    |     |      | 100    |     | ns   |
| OUTPUT SLEW RATE                      | Overdriven<br>input                   | 1200 | 2000    |      | 1200 | 2000   |     | 1200 | 2000   |     | V/µs |
| FULL POWER BANDWIDTH                  | THD = 3%                              |      |         |      |      |        |     |      |        |     |      |
| $V_{OUT} = 20 V p - p^5$              | $V_S = \pm 15 V$                      |      | 20      |      |      | 20     |     |      | 20     |     | MHz  |
| $V_{OUT} = 2 V p - p^5$               | $V_S = \pm 5 V$                       |      | 20      |      |      | 20     |     |      | 20     |     | MHz  |
| OUTPUT CHARACTERISTICS                |                                       |      |         |      |      |        |     |      |        |     |      |
| Voltage                               | $R_L = 500 \ \Omega$                  | ±10  | ±11     |      | ±10  | ±11    |     | ±10  | ±11    |     | V    |
| Short-Circuit Current                 |                                       |      | 80      |      |      | 80     |     |      | 80     |     | mA   |
| T <sub>MIN</sub> to T <sub>MAX</sub>  |                                       |      | 60      |      |      | 60     |     |      | 60     |     | mA   |
| Output Resistance                     | Open loop                             |      | 15      |      |      | 15     |     |      | 15     |     | Ω    |
| POWER SUPPLY                          |                                       |      |         |      |      |        |     |      |        |     |      |
| Operating Range                       |                                       | ±4.5 |         | ±18  | ±4.5 |        | ±18 | ±4.5 |        | ±18 | V    |
| Quiescent Current                     |                                       |      | 6.5     | 7.5  |      | 6.5    | 7.5 |      | 6.5    | 7.5 | mA   |
| T <sub>MIN</sub> to T <sub>MAX</sub>  |                                       |      | 7.5     | 8.5  |      | 7.5    | 8.5 |      | 7.5    | 8.5 | mA   |

 $^1$  Rated performance after a 5 minute warm-up at  $T_A=25^\circ C.$   $^2$  Input signal 285 mV p-p carrier (40 IRE) riding on 0 mV to 642 mV (90 IRE) ramp.  $R_i$  = 100  $\Omega$ ; R1, R2 = 300  $\Omega.$   $^3$  For gain = -1, input signal = 0 dBm,  $C_i$  = 10 pF,  $R_i$  = 500  $\Omega$ , R1 = 500  $\Omega$ , and R2 = 500  $\Omega$  in Figure 29.  $^4$  C\_0 = 10 pF,  $R_i$  = 500  $\Omega$ , R1 = 14  $\Omega$ , R2 = 14  $\Omega$  in Figure 29.  $^4$  C\_i = 10 pF,  $R_i$  = 500  $\Omega$ , R1 = 14  $\Omega$ , R2 = 14  $\Omega$  in Figure 29.

Rev. G | Page 4 of 20

### **ABSOLUTE MAXIMUM RATINGS**

| Table 2.                             |                 |
|--------------------------------------|-----------------|
| Parameter                            | Ratings         |
| Supply Voltage                       | ±18V            |
| Power Dissipation <sup>1</sup>       | 1.1 W           |
| Output Short-Circuit Duration        | Indefinite      |
| Input Common-Mode Voltage            | ±Vs             |
| Differential Input Voltage           | 6 V             |
| Inverting Input Current              |                 |
| Continuous                           | 5 mA            |
| Transient                            | 10 mA           |
| Storage Temperature Range (Q)        | -65°C to +150°C |
| Storage Temperature Range (N, RW)    | -65°C to +125°C |
| Lead Temperature (Soldering, 60 sec) | 300°C           |
| ESD Rating                           | 1000 V          |

<sup>1</sup> 28-lead PDIP package:  $\theta_{JA} = 90^{\circ}$ C/W. 8-lead CERDIP package:  $\theta_{JA} = 110^{\circ}$ C/W. 16-lead SOIC package:  $\theta_{JA} = 100^{\circ}$ C/W.

Stresses at or above those listed under Absolute Maximum Ratings may cause permanent damage to the product. This is a stress rating only; functional operation of the product at these or any other conditions above those indicated in the operational section of this specification is not implied. Operation beyond the maximum operating conditions for extended periods may affect product reliability.

### METALLIZATION PHOTOGRAPH

Contact factory for latest dimensions.



### ESD CAUTION



ESD (electrostatic discharge) sensitive device. Charged devices and circuit boards can discharge without detection. Although this product features patented or proprietary protection circuitry, damage may occur on devices subjected to high energy ESD. Therefore, proper ESD precautions should be taken to avoid performance degradation or loss of functionality.

Rev. G | Page 5 of 20



20

 $T_{A}$  = 25°C and  $V_{S}$  = ±15 V, unless otherwise noted.





Figure 9. Quiescent Supply Current vs. Temperature and Supply Voltage

Rev. G | Page 6 of 20



0.01 L 10

 $\label{eq:FREQUENCY (Hz)} Figure 11. Output Impedance vs. Frequency, Gain = -1, R1 = R2 = 1 \ k\Omega$ 

Rev. G | Page 7 of 20







Rev. G | Page 8 of 20



100M 610-2500

50 020-26500

R

10N

25 FREQUENCY (MHz)

Figure 20. Phase vs. Frequency, Gain = –10



Rev. G | Page 9 of 20

-240 -240 (Degrees) -270

-300

-330 L

## Data Sheet





Rev. G | Page 10 of 20



NONINVERTING GAIN-OF-10 AC CHARACTERISTICS

0.22µF

450Ω

 $\overline{0}$ 

50Ω



Figure 27. Small Signal Pulse Response, Gain = +10,  $R_{\rm L}$  = 500  $\Omega$ 

Rev. G | Page 11 of 20

### UNDERSTANDING THE AD844

The AD844 can be used in ways similar to a conventional op amp while providing performance advantages in wideband applications. However, there are important differences in the internal structure that need to be understood to optimize the performance of the AD844 op amp.

### **OPEN-LOOP BEHAVIOR**

Figure 28 shows a current feedback amplifier reduced to essentials. Sources of fixed dc errors, such as the inverting node bias current and the offset voltage, are excluded from this model. The most important parameter limiting the dc gain is the transresistance, R, which is ideally infinite. A finite value of R<sub>t</sub> is analogous to the finite open-loop voltage gain in a conventional op amp.

The current applied to the inverting input node is replicated by the current conveyor to flow in Resistor R. The voltage developed across R<sub>1</sub> is buffered by the unity gain voltage follower. Voltage gain is the ratio R/R<sub>IN</sub>. With typical values of R<sub>1</sub> = 3 MΩ and R<sub>IN</sub> = 50 Ω, the voltage gain is about 60,000. The open-loop current gain, another measure of gain that is determined by the beta product of the transistors in the voltage follower stage (see Figure 31), is typically 40,000.



The important parameters defining ac behavior are the transcapacitance,  $C_b$  and the external feedback resistor (not shown). The time constant formed by these components is analogous to the dominant pole of a conventional op amp and thus cannot be reduced below a critical value if the closed-loop system is to be stable. In practice,  $C_b$  is held to as low a value as possible (typically 4.5 pF) so that the feedback resistor can be maximized while maintaining a fast response. The finite  $R_{\rm BN}$  also affects the closed-loop response in some applications.

The open-loop ac gain is also best understood in terms of the transimpedance rather than as an open-loop voltage gain. The open-loop pole is formed by R<sub>i</sub> in parallel with C<sub>n</sub>. Because C<sub>i</sub> is typically 4.5 pF, the open-loop corner frequency occurs at about 12 kHz. However, this parameter is of little value in determining the closed-loop response.

### **RESPONSE AS AN INVERTING AMPLIFIER**

Figure 29 shows the connections for an inverting amplifier. Unlike a conventional amplifier, the transient response and the small signal bandwidth are determined primarily by the value of the external feedback resistor, R1, rather than by the ratio of R1/R2 as is customarily the case in an op amp application. This is a direct result of the low impedance at the inverting input. As with conventional op amps, the closed-loop gain is -R1/R2.

The closed-loop transresistance is the parallel sum of R1 and R. Because R1 is generally in the range of 500  $\Omega$  to 2 k $\Omega$  and R<sub>i</sub> is about 3 M $\Omega$ , the closed-loop transresistance is only 0.02% to 0.07% lower than R1. This small error is often less than the resistor tolerance.

When R1 is fairly large (above 5 k $\Omega$ ) but still much less than R<sub>4</sub>, the closed-loop HF response is dominated by the time constant R1 C<sub>6</sub>. Under such conditions, the AD844 is overdamped and provides only a fraction of its bandwidth potential. Because of the absence of slew rate limitations under these conditions, the circuit exhibits a simple single-pole response even under large signal conditions.

In Figure 29, R3 is used to properly terminate the input if desired. R3 in parallel with R2 gives the terminated resistance. As R1 is lowered, the signal bandwidth increases, but the time constant R1 C becomes comparable to higher order poles in the closedloop response. Therefore, the closed-loop response becomes complex, and the pulse response shows overshoot. When R2 is much larger than the input resistance, R<sub>IN</sub>, at Pin 2, most of the feedback current in R1 is delivered to this input, but as R2 becomes comparable to R<sub>IN</sub> less of the feedback is absorbed at Pin 2, resulting in a more heavily damped response. Consequently, for low values of R2, it is possible to lower R1 without causing instability in the closed-loop response. Table 3 lists combinations of R1 and R2 and the resulting frequency response for the circuit of Figure 29. Figure 16 shows the very clean and fast  $\pm 10$  V pulse response of the AD844.



Rev. G | Page 12 of 20

### Data Sheet

### **Data Sheet**

#### Table 3. Gain vs. Bandwidth

| Gain | R1    | R2    | BW (MHz) | GBW (MHz) |
|------|-------|-------|----------|-----------|
| -1   | 1 kΩ  | 1 kΩ  | 35       | 35        |
| -1   | 500 Ω | 500 Ω | 60       | 60        |
| -2   | 2 kΩ  | 1 kΩ  | 15       | 30        |
| -2   | 1 kΩ  | 500 Ω | 30       | 60        |
| -5   | 5 kΩ  | 1 kΩ  | 5.2      | 26        |
| -5   | 500 Ω | 100 Ω | 49       | 245       |
| -10  | 1 kΩ  | 100 Ω | 23       | 230       |
| -10  | 500 Ω | 50 Ω  | 33       | 330       |
| -20  | 1 kΩ  | 50 Ω  | 21       | 420       |
| -100 | 5 kΩ  | 50 Ω  | 3.2      | 320       |
|      |       |       |          |           |

#### **RESPONSE AS AN I-V CONVERTER**

The AD844 works well as the active element in an operational current-to-voltage converter, used in conjunction with an external scaling resistor, R1, in Figure 30. This analysis includes the stray capacitance, Cs, of the current source, which may be a high speed DAC. Using a conventional op amp, this capacitance forms a nuisance pole with R1 that destabilizes the closed-loop response of the system. Most op amps are internally compensated for the fastest response at unity gain, so the pole due to R1 and Cs reduces the already narrow phase margin of the system. For example, if R1 is 2.5 k $\Omega$ , a Cs of 15 pF places this pole at a frequency of about 4 MHz, well within the response range of even a medium speed operational amplifier. In a current feedback amp, this nuisance pole is no longer determined by R1 but by the input resistance, R<sub>IN</sub>. Because this is about 50  $\Omega$  for the AD844, the same 15 pF forms a pole at 212 MHz and causes little trouble. It can be shown that the response of this system is:

$$V_{OUT} = I_{sig} \frac{KR1}{(1+s_{Td})(1+s_{Tn})}$$

where:

K is a factor very close to unity and represents the finite dc gain of the amplifier.

Td is the dominant pole. Tn is the nuisance pole.

$$K = \frac{R_t}{R_t + R_1}$$
$$Td = KR1C_t$$

$$Tn = R_{IN}C_s$$
 (assuming  $R_{IN} << R_I$ )

Using typical values of  $R1 = 1 \text{ k}\Omega$  and  $R_t = 3 \text{ M}\Omega$ , K = 0.9997; in other words, the gain error is only 0.03%. This is much less than the scaling error of virtually all DACs and can be absorbed, if necessary, by the trim needed in a precise system.

In the AD844, Rt is fairly stable with temperature and supply voltages, and consequently the effect of finite gain is negligible unless high value feedback resistors are used. Because that results in slower response times than are possible, the relatively low value of  $R_{\rm t}$  in the AD844 is rarely a significant source of error.



#### **CIRCUIT DESCRIPTION OF THE AD844**

A simplified schematic is shown in Figure 31. The AD844 differs from a conventional op amp in that the signal inputs have radically different impedance. The noninverting input (Pin 3) presents the usual high impedance. The voltage on this input is transferred to the inverting input (Pin 2) with a low offset voltage, ensured by the close matching of like polarity transistors operating under essentially identical bias conditions. Laser trimming nulls the residual offset voltage, down to a few tens of microvolts. The inverting input is the common emitter node of a complementary pair of grounded base stages and behaves as a current summing node. In an ideal current feedback op amp, the input resistance is zero. In the AD844, it is about 50  $\Omega.$ 

A current applied to the inverting input is transferred to a complementary pair of unity-gain current mirrors that deliver the same current to an internal node (Pin 5) at which the full output voltage is generated. The unity-gain complementary voltage follower then buffers this voltage and provides the load driving power. This buffer is designed to drive low impedance loads, such as terminated cables, and can deliver ±50 mA into a 50  $\Omega$  load while maintaining low distortion, even when operating at supply voltages of only ±6 V. Current limiting (not shown) ensures safe operation under short-circuited conditions.



Rev. G | Page 13 of 20

It is important to understand that the low input impedance at the inverting input is locally generated and does not depend on feedback. This is very different from the virtual ground of a conventional operational amplifier used in the current summing mode, which is essentially an open circuit until the loop settles. In the AD844, transient current at the input does not cause voltage spikes at the summing node while the amplifier is settling. Furthermore, all of the transient current is delivered to the slewing (TZ) node (Pin 5) via a short signal path (the grounded base stages and the wideband current mirrors).

The current available to charge the capacitance (about 4.5 pF) at the TZ node is always proportional to the input error current, and the slew rate limitations associated with the large signal response of the op amps do not occur. For this reason, the rise and fall times are almost independent of signal level. In practice, the input current eventually causes the mirrors to saturate. When using  $\pm 15$  V supplies, this occurs at about 10 mA (or  $\pm 2200$  V/µs). Because signal currents are rarely this large, classical slew rate limitations are absent.

This inherent advantage is lost if the voltage follower used to buffer the output has slew rate limitations. The AD844 is designed to avoid this problem, and as a result, the output buffer exhibits a clean large signal transient response, free from anomalous effects arising from internal saturation.

### **RESPONSE AS A NONINVERTING AMPLIFIER**

Because current feedback amplifiers are asymmetrical with regard to their two inputs, performance differs markedly in noninverting and inverting modes. In noninverting modes, the large signal high speed behavior of the AD844 deteriorates at low gains because the biasing circuitry for the input system (not shown in Figure 31) is not designed to provide high input voltage slew rates.

However, good results can be obtained with some care. The noninverting input does not tolerate a large transient input; it must be kept below ±1 V for best results. Consequently, this mode is better suited to high gain applications (greater than ×10). Figure 23 shows a noninverting amplifier with a gain of 10 and a bandwidth of 30 MHz. The transient response is shown in Figure 26 and Figure 27. To increase the bandwidth at higher gains, a capacitor can be added across R2 whose value is approximately (R1/R2) × C<sub>6</sub>.

### NONINVERTING GAIN OF 100

The AD844 provides very clean pulse response at high noninverting gains. Figure 32 shows a typical configuration providing a gain of 100 with high input resistance. The feedback resistor is kept as low as practicable to maximize bandwidth, and a peaking capacitor ( $C_{PK}$ ) can optionally be added to further extend the bandwidth. Figure 33 shows the small signal response with  $C_{PK} = 3$  nF,  $R_L = 500$   $\Omega$ , and supply voltages of either  $\pm 5$  V or  $\pm 15$  V. Gain bandwidth products of up to 900 MHz can be achieved in this way.

The offset voltage of the AD844 is laser trimmed to the 50  $\mu V$  level and exhibits very low drift. In practice, there is an additional offset term due to the bias current at the inverting input (I\_{IN}), which flows in the feedback resistor (R1). This can optionally be nulled by the trimming potentiometer shown in Figure 32.



Rev. G | Page 14 of 20

**Data Sheet** 

### USING THE AD844 BOARD LAYOUT

As with all high frequency circuits considerable care must be used in the layout of the components surrounding the AD844. A ground plane, to which the power supply decoupling capacitors are connected by the shortest possible leads, is essential to achieving clean pulse response. Even a continuous ground plane exhibits finite voltage drops between points on the plane, and this must be kept in mind when selecting the grounding points. In general, decoupling capacitors should be taken to a point close to the load (or output connector) because the load currents flow in these capacitors at high frequencies. The +IN and –IN circuits (for example, a termination resistor and Pin 3) must be taken to a common point on the ground plane close to the amplifier package.

Use low impedance 0.22  $\mu$ F capacitors (AVX SR305C224KAA or equivalent) wherever ac coupling is required. Include either ferrite beads and/or a small series resistance (approximately 4.7  $\Omega$ ) in each supply line.

#### INPUT IMPEDANCE

At low frequencies, negative feedback keeps the resistance at the inverting input close to zero. As the frequency increases, the impedance looking into this input increases from near zero to the open-loop input resistance, due to bandwidth limitations, making the input seem inductive. If it is desired to keep the input impedance flatter, a series RC network can be inserted across the input. The resistor is chosen so that the parallel sum of it and R2 equals the desired termination resistance. The capacitance is set so that the pole determined by this RC network is about half the bandwidth of the op amp. This network is not important if the input resistor is much larger than the termination used, or if frequencies are relatively low. In some cases, the small peaking that occurs without the network can be of use in extending the -3 dB bandwidth.

### DRIVING LARGE CAPACITIVE LOADS

Capacitive drive capability is 100 pF without an external network. With the addition of the network shown in Figure 34, the capacitive drive can be extended to over 10,000 pF, limited by internal power dissipation. With capacitive loads, the output speed becomes a function of the overdriven output current limit. Because this is roughly  $\pm$ 100 mA, under these conditions, the maximum slew rate into a 1000 pF load is  $\pm$ 100 V/µs. Figure 35 shows the transient response of an inverting amplifier (R1 = R2 = 1 k\Omega) using the feedforward network shown in Figure 34, driving a load of 1000 pF.



#### SETTLING TIME

Settling time is measured with the circuit of Figure 36. This circuit employs a false summing node, clamped by the two Schottky diodes, to create the error signal and limit the input signal to the oscilloscope. For measuring settling time, the ratio of R6/R5 is equal to R1/R2. For unity gain, R6 = R5 = 1 kΩ, and R<sub>L</sub> = 500 Ω. For the gain of -10, R5 = 50 Ω, R6 = 500 Ω, and R<sub>L</sub> was not used because the summing network loads the output with approximately 275 Ω. Using this network in a unity-gain configuration, settling time is 100 ns to 0.1% for a –5 V to +5 V step with C<sub>L</sub> = 10 pE.



Rev. G | Page 15 of 20

### DC ERROR CALCULATION

Figure 37 shows a model of the dc error and noise sources for the AD844. The inverting input bias current, I<sub>88</sub>, flows in the feedback resistor. I<sub>89</sub>, the noninverting input bias current, flows in the resistance at Pin 3 ( $R_P$ ), and the resulting voltage (plus any offset voltage) appears at the inverting input. The total error, V<sub>0</sub>, at the output is:

$$V_{O} = \left(I_{BP}R_{P} + V_{OS} + I_{BN}R_{IN}\right)\left(1 + \frac{R1}{R2}\right) + I_{BN}R1$$

Because  $I_{\rm BN}$  and  $I_{\rm BP}$  are unrelated both in sign and magnitude, inserting a resistor in series with the noninverting input does not necessarily reduce dc error and may actually increase it.



Figure 37. Offset Voltage and Noise Model for the AD844

### NOISE

Noise sources can be modeled in a manner similar to the dc bias currents, but the noise sources are  $I_{NN}$ ,  $I_{NP}$ ,  $V_N$ , and the amplifier induced noise at the output,  $V_{CN}$ , is:

$$V_{ON} = \sqrt{\left(\left(I_{NP} R_{P}\right)^{2} + V_{N}^{2}\right)\left(1 + \frac{RI}{R2}\right)^{2} + \left(I_{NN} RI\right)^{2}}$$

Overall noise can be reduced by keeping all resistor values to a minimum. With typical numbers, R1 = R2 = 1 kΩ, R<sub>P</sub> = 0 Ω,  $V_{\rm N} = 2 \ nV/\sqrt{Hz}$ ,  $I_{\rm NP} = 10 \ pA/\sqrt{Hz}$ ,  $I_{\rm NN} = 12 \ pA/\sqrt{Hz}$ , and  $V_{\rm ON}$  calculates to 12  $nV/\sqrt{Hz}$ . The current noise is dominant in this case, because it is in most low gain applications.

#### VIDEO CABLE DRIVER USING ±5 V SUPPLIES

The AD844 can be used to drive low impedance cables. Using  $\pm 5$  V supplies, a 100  $\Omega$  load can be driven to  $\pm 2.5$  V with low distortion. Figure 38 shows an illustrative application that provides a noninverting gain of +2, allowing the cable to be reverse-terminated while delivering an overall gain of +1 to the load. The -3 dB bandwidth of this circuit is typically 30 MHz. Figure 39 shows a differential gain and phase test setup. In video applications, differential-phase and differential-gain characteristics are often important. Figure 40 shows the variation in phase as the load voltage varies. Figure 41 shows the gain variation.



Rev. G | Page 16 of 20





### HIGH SPEED DAC BUFFER

The AD844 performs very well in applications requiring currentto-voltage conversion. Figure 42 shows connections for use with the AD568 current output DAC. In this application, the bipolar offset is used so that the full-scale current is  $\pm 5.12$  mA, which generates an output of  $\pm 5.12$  V using the 1 k $\Omega$  application resistor on the AD568. Figure 43 shows the full-scale transient response. Care is needed in power supply decoupling and grounding techniques to achieve the full 12-bit accuracy and realize the fast settling capabilities of the system. The AD568 data sheet should be consulted for more complete details about its use.



## 20 MHZ VARIABLE GAIN AMPLIFIER

The AD844 is an excellent choice as an output amplifier for the AD539 multiplier, in all of its connection modes. (See the AD539 data sheet for full details.) Figure 44 shows a simple multiplier providing the output:

$$V_W = -\frac{V_X V_Y}{2V} \tag{1}$$

where  $V_X$  is the gain control input, a positive voltage from 0 V to 3.2 V (maximum), and  $V_T$  is the signal voltage, nominally  $\pm 2$  V full scale but capable of operation up to  $\pm 4.2$  V.

The peak output in this configuration is thus  $\pm 6.7$  V. Using all four of the internal application resistors provided on the AD539 in parallel results in a feedback resistance of 1.5 k $\Omega$ , at which value the bandwidth of the AD844 is about 22 MHz, and is essentially independent of V<sub>X</sub>. The gain at V<sub>X</sub> = 3.16 V is 4 dB.



Rev. G | Page 17 of 20

Data Sheet

Figure 45 shows the small signal response for a 50 dB gain control range (V<sub>X</sub> = 10 mV to 3.16 V). At small values of V<sub>X</sub>, capacitive feedthrough on the PC board becomes troublesome and very careful layout techniques are needed to minimize this problem. A ground strip between the pins of the AD539 is helpful in this regard. Figure 46 shows the response to a 2 V pulse on V<sub>Y</sub> for V<sub>X</sub> = 1 V, 2 V, and 3 V. For these results, a load resistor of 500  $\Omega$  was used and the supplies were  $\pm 9$  V. The multiplier operates from supplies between  $\pm 4.5$  V and  $\pm 16.5$  V.

Disconnecting Pin 9 and Pin 16 on the AD539 alters the denominator in Equation 1 to 1 V, and the bandwidth is approximately 10 MHz, with a maximum gain of 10 dB. Using only Pin 9 or Pin 16 results in a denominator of 0.5 V, a bandwidth of 5 MHz, and a maximum gain of 16 dB.



Rev. G | Page 18 of 20

**Data Sheet** 

**OUTLINE DIMENSIONS** 

### AD844

070606-4

#### 0.400 (10.16) 0.365 (9.27) 0.355 (9.02) 0.280 (7.11) 0.250 (6.35) 0.240 (6.10) 0.325 (8.26) 0.310 (7.87) 0.300 (7.62) T 0.100 (2.54) BSC 0.195 (4.95) 0.130 (3.30) 0.115 (2.92) 0.210 (5.33) MAX 0.060 (1.52) -MAX 0.015 (0.38) GAUGE PLANE 0.015 (0.38) MIN 0.150 (3.81) 0.130 (3.30) 0.115 (2.92) SEATING 0.014 (0.36) 0.010 (0.25) 0.008 (0.20) U <u>0.022 (0.56)</u> 0.018 (0.46) 0.014 (0.36) ■ 0.430 (10.92) MAX 0.070 (1.78) 0.060 (1.52) 0.045 (1.14) • 0.005 (0.13) MIN COMPLIANT TO JEDEC STANDARDS MS-001 CONTROLLING DIMENSIONS ARE IN INCHES; MILLIMETER DIMENSIONS (IN PARENTHESES) ARE ROUNDED-OF INCH EQUIVALENTS FOR REFERENCE OUT/AND ARE NOT APPROPRIATE FOR USE IN DESIGN. CORNER LEADS MAY BE CONFIGURED AS WHOLE OR HALF LEADS. Figure 47. 8-Lead Plastic Dual-in-Line Package [PDIP] (N-8) Dimensions shown in inches and (millimeters) 0.005 (0.13) 0.055 (1.40) MIN MAX 0.310 (7.87) ि क क क • मि 0.100 (2.54) BSC 0.405 (10.29) MAX 0.320 (8.13) 0.290 (7.37) 0.200 (5.08) MAX 0.060 (1.52) П 0.150 (3.81) MIN 0.200 (5.08) 0.125 (3.18) U 0.015 (0.38) 0.008 (0.20) SEATING 0.023 (0.58) 0.014 (0.36) • • • • 0.070 (1.78) 0.030 (0.76) 15° 0° CONTROLLING DIMENSIONS ARE IN INCHES; MILLIMETER DIMENSIONS (IN PARENTHESES) ARE ROUNDED-OFF INCH EQUIVALENTS FOR REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN. Figure 48. 8-Lead Ceramic Dual In-Line Package [CERDIP] (Q-8) Dimensions shown in inches and (millimeters)

Rev. G | Page 19 of 20



### ORDERING GUIDE

| Model                       | Temperature Range | Package Description                             | Package Option |
|-----------------------------|-------------------|-------------------------------------------------|----------------|
| AD844AN                     | -40°C to +85°C    | 8-Lead Plastic Dual In-Line Package [PDIP]      | N-8            |
| AD844ANZ <sup>1</sup>       | -40°C to +85°C    | 8-Lead Plastic Dual In-Line Package [PDIP]      | N-8            |
| AD844ACHIPS                 | -40°C to +85°C    |                                                 | Die            |
| AD844AQ                     | -40°C to +85°C    | 8-Lead Ceramic Dual In-Line Package [CERDIP]    | Q-8            |
| AD844BQ                     | -40°C to +85°C    | 8-Lead Ceramic Dual In-Line Package [CERDIP]    | Q-8            |
| AD844JRZ-161                | 0°C to 70°C       | 16-Lead Standard Small Outline Package [SOIC_W] | RW-16          |
| AD844JRZ-16-REEL71          | 0°C to 70°C       | 16-Lead SOIC_W, 7"Tape and Reel                 | RW-16          |
| AD844SCHIPS                 | -55°C to +125°C   |                                                 | Die            |
| AD844SQ                     | -55°C to +125°C   | 8-Lead Ceramic Dual In-Line Package [CERDIP]    | Q-8            |
| AD844SQ/883B                | -55°C to +125°C   | 8-Lead Ceramic Dual In-Line Package [CERDIP]    | Q-8            |
| 5962-8964401PA <sup>2</sup> | -55°C to +125°C   | 8-Lead Ceramic Dual In-Line Package [CERDIP]    | Q-8            |

<sup>1</sup> Z = RoHS Compliant Part. <sup>2</sup> Refer to the DESC drawing for tested specifications.





www.analog.com

# ประวัติผู้เขียน

ชื่อ-สกุล วัน เดือน ปี เกิด สถานที่เกิด วุฒิการศึกษา ปวิช ช้อยขุนทด 27 ตุลาคม 2537

นครปฐม

ปีการศึกษา 2549 สำเร็จการศึกษาระดับประถมศึกษาตอนปลาย โรงเรียน วัดกลางบางแก้ว

ปีการศึกษา 2555 สำเร็จการศึกษาระดับมัธยมศึกษาตอนปลาย โรงเรียน ภัทรญาณวิทยา

ปีการศึกษา 2559 สำเร็จการศึกษาวิศวกรรมศาสตร์บัณฑิต (ว.ศ.บ) สาขาวิชาวิศวกรรมอิเล็กทรอนิกส์และระบบคอมพิวเตอร์ ภาควิชา วิศวกรรมไฟฟ้า คณะวิศวกรรมศาสตร์และเทคโนโลยีอุตสาหกรรม มหาวิทยาลัยศิลปากร

ปีการศึกษา 2564 สำเร็จการศึกษา วิศวกรรมศาสตร์มหาบัณฑิต (ว.ศ.ม) สาขาวิชาวิศวกรรมไฟฟ้าและคอมพิวเตอร์ ภาควิชาวิศวกรรมไฟฟ้า คณะ วิศวกรรมศาสตร์และเทคโนโลยีอุตสาหกรรม มหาวิทยาลัยศิลปากร บ้านเลขที่ 68/22 หมู่บ้านร่มเย็น ซอย 3 ต.ขุนแก้ว อ.นครชัยศรี จ.นครปฐม 73120

ที่อยู่ปัจจุบัน

ผลงานตีพิมพ์

 ภัทรศิริ จันทรอัมพร, สุขุมพันธุ์ วงศ์วัฒนากูล, สุรเสกข์ จันเจริญ ,ปวิช ช้อยขุนทค และภมร ศิลาพันธ์, "หุ่นยนต์ได่ผนังขับเคลื่อน 4 ล้อ," การ ประชุมวิชาการ งานวิจัยและพัฒนาเชิงประยุกต์ ครั้งที่ 11 (ECTI-CART 2019),จังหวัดอุบลราชธานี, หน้าที่ 438-441, 4-7 มิถุนายน 2562.
ถิรวุฒิ ผดุงวิทย์, ปฐมพร เปล่งฉวี, สิรวิชญ์ เหรียญมุง, ปวิช ช้อยขุนทด และภมร ศิลาพันธ์, "ดู้เพาะเห็ดควบคุมอุณหภูมิและความชื้นด้วย ไมโครคอนโทรลเลอร์แสดงผลผ่านแอปพลิเคชัน Blynk," การประชุม วิชาการ งานวิจัยและพัฒนาเชิงประยุกต์ ครั้งที่ 12 (ECTI-CART 2020), จังหวัดนครสวรรค์, หน้าที่ 455-459, 26-27 พฤษภาคม 2563.
อภิวัฒน์ ตันทอง, กรันธ์ อังกูร, ปวิช ช้อยขุนทด และภมร ศิลาพันธ์, "วงจรกรองความถิ่โหมดกระแสแบบสามอินพุตหนึ่งเอาต์พุตที่สามารถ ควบคุมได้ด้วยวิธีทางอิเลีกทรอนิกส์โดยใช้ VDTA หนึ่งตัว," การประชุม วิชาการเครือข่ายวิศวกรรมไฟฟ้า ครั้งที่ 12 (EENET2020), จังหวัด นครนายก, 26-28 สิงหาคม 2563.

4. Natthapanya Pichetpiriya, Rapeepan Kaewon, Pawich Choykhuntod and Phamorn Silapan, "A Current-mode ACG base on Sub-threshold MOS Translinear Principle," 2020 Third International Conference on Vocational Education and Electrical Engineering (ICVEE), Surabaya, Indonesia, 3-4 October 2020.

5. กรันธ์ อังกูร, ปวิช ช้อยขุนทด, ระพีพันธ์ แก้วอ่อน และภมร ศิลาพันธ์, "วงจรกำเนิดสัญญาณแบบควอเครเจอร์โหมดแรงดันโดยใช้ LM13700," การประชุมวิชาการทางวิศวกรรมไฟฟ้า ครั้งที่ 43 (EECON-43), จังหวัด พิษณุโลก, 28-30 ตุลาคม 2563.

6. Pawich Choykhuntod, Karan Angkun, Kantida Pancharoen, Rapeepan Kaew-on and Phamorn Silapan, "A Current-Mode Multi-Phase Triangular Wave Generator Using Commercially

Available IC," AIEE2021-2021 2nd International Conference on Artificial Intelligence in Electronics Engineering, Phuket, Thailand, January 15–17, 2021.

7. จิรันธนิน ทัศนะสกุลวัฒน์, ปวิช ช้อยขุนทด, อภิวัฒน์ ตันทอง, ณัฐพงศ์ ธัญญรัตน์สกุล, ระพีพันธ์ แก้วอ่อน และภมร ศิลาพันธ์, "วงจรคูณและหาร สัญญาณ โหมดกระแส โดยใช้ LT1228," การประชุมวิชาการเครือข่าย วิศวกรรมไฟฟ้า ครั้งที่ 13 (EENET2021), จังหวัดเชียงราย, 12-14 พฤษภาคม 2564.

8. Pawich Choykhuntod, Rapeepan Kaew-on and Phamorn Silapan, "A Current-mode Phase-shifted Multicarrier PWM

based on Commercially Available IC," 2021 IEEE 18th International

Conference on Electrical Engineering/Electronics, Computer,

Telecommunications and Information Technology (ECTI-CON 2021),

Chiang Mai, Thailand, 19-22 May 2021.

 2. ณัฐพงส์ ธัญญรัตน์สกุล, ปวิช ช้อยขุนทด, ระพีพันธ์ แก้วอ่อน และภมร สิลาพันธ์, "เทคนิคการสร้างสัญญาณรูปคลื่นสเปซเวกเตอร์ โหมดกระแส แบบแอนะล็อก," การประชุมวิชาการทางวิศวกรรมไฟฟ้า ครั้งที่ 44 (EECON-44), จังหวัดน่าน, 17-19 พฤศจิกายน 2564. 10. ธนพล ตรีธรรมานุรักษ์, ปวิช ช้อยขุนทด, กรันธ์ อังกูร, ระพีพันธ์ แก้ว อ่อน และภมร ศิลาพันธ์, "วงจรกำเนิดสัญญาณไซน์หลายเฟสโหมด แรงดันโดยใช้ไอซีเบอร์ LT1228," การประชุมวิชาการทางวิศวกรรมไฟฟ้า ครั้งที่ 44 (EECON-44), จังหวัดน่าน, 17-19 พฤศจิกายน 2564. การประชุมวิชาการทางวิศวกรรมไฟฟ้า ครั้งที่ 44 (EECON44) ได้รับ รางวัลบทความดีเด่นเรื่อง เทคนิคการสร้างสัญญาณรูปคลื่นสเปซเวกเตอร์ โหมดกระแสแบบแอนะล็อก



# รางวัลที่ได้รับ